Datasheet
SPRS161K − MARCH 2001 − REVISED JULY 2007
83
POST OFFICE BOX 1443 • HOUSTON, TEXAS 77251−1443
peripheral register description (continued)
Table 16. Lx2401A DSP Peripheral Register Description (Continued)
ADDR
BIT 15 BIT 14 BIT 13 BIT 12 BIT 11 BIT 10 BIT 9 BIT 8
REG
ADDR
BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0
REG
ANALOG-TO-DIGITAL CONVERTER (ADC) REGISTERS (CONTINUED)
070B0h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT8
070B0h
D1 D0 0 0 0 0 0 0
RESULT8
070B1h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT9
070B1h
D1
D0 0 0 0 0 0 0
RESULT9
070B2h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT10
070B2h
D1 D0 0 0 0 0 0 0
RESULT10
070B3h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT11
070B3h
D1 D0 0 0 0 0 0 0
RESULT11
070B4h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT12
070B4h
D1 D0 0 0 0 0 0 0
RESULT12
070B5h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT13
070B5h
D1 D0 0 0 0 0 0 0
RESULT13
070B6h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT14
070B6h
D1 D0 0 0 0 0 0 0
RESULT14
070B7h
D9 D8 D7 D6 D5 D4 D3 D2
RESULT15
070B7h
D1
D0 0 0 0 0 0 0
RESULT15
070B8h Reserved
070B9h
to
070FFh
Illegal
07100h
to
073FFh
Reserved
GENERAL-PURPOSE (GP) TIMER CONFIGURATION CONTROL REGISTERS − EVA
07400h
— T2STAT T1STAT — T2TOADC T1TOADC(1)
GPTCONA
07400h
T1TOADC(0)
TCOMPOE — T2PIN T1PIN
GPTCONA
07401h
D15 D14 D13 D12 D11 D10 D9 D8
T1CNT
07401h
D7 D6 D5 D4 D3 D2 D1 D0
T1CNT
07402h
D15 D14 D13 D12 D11 D10 D9 D8
T1CMPR
07402h
D7 D6 D5 D4 D3 D2 D1 D0
T1CMPR
07403h
D15 D14 D13 D12 D11 D10 D9 D8
T1PR
07403h
D7 D6 D5 D4 D3 D2 D1 D0
T1PR
07404h
FREE SOFT — TMODE1 TMODE0 TPS2 TPS1 TPS0
T1CON
07404h
— TENABLE TCLKS1 TCLKS0 TCLD1 TCLD0 TECMPR —
T1CON
These bits are not applicable in the Lx2401A since either (i) the peripheral functionality is absent or (ii) the corre-
These bits are not applicable in the Lx2401A since either (i) the peripheral functionality is absent or (ii) the corre-
sponding pins have not been bonded out of the device.