Datasheet
7–191
Contents
Title Page
Introduction 7–193. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Test Setup 7–193. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Advantages of GTL or BTL Over CMOS/TTL 7–194. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
GTL Family Input and Output Structure 7–194. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
BTL Family Input and Output Structure 7–195. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Power Consumption 7–196. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Simultaneous Switching 7–197. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Output Capacitance 7–199. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Slew Rate 7–199. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Signal Integrity 7–201. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Design Considerations 7–201. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Summary 7–203. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
References 7–203. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
List of Illustrations
Figure Title Page
1 Backplane Model With All Four Boards Connected 7–193. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2 Point-to-Point Model With Only One Driver and One Receiver Connected 7–193. . . . . . . . . . . . . . . . . . . . . . . . . . .
3 Typical GTL Input and Output Cells 7–195. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 Typical BTL Input and Output Cells 7–195. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5 FB1650 and GTL16612 Power Consumption With All Outputs Switching 7–196. . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 FB1650 High Output Voltage Peak and Valley Noise on an Unswitched Output 7–197. . . . . . . . . . . . . . . . . . . . . . . .
7 GTL16612 High Output Voltage Peak and Valley Noise on an Unswitched Output 7–198. . . . . . . . . . . . . . . . . . . . .
8 FB1650 Low Output Voltage Peak and Valley Noise on an Unswitched Output 7–198. . . . . . . . . . . . . . . . . . . . . . . .
9 GTL16612 Low Output Voltage Peak and Valley Noise on an Unswitched Output 7–198. . . . . . . . . . . . . . . . . . . . . .
10 Capacitance Variation Across Process 7–199. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11 FB1650 Fall Time Measured Between 1.3 V and 1.8 V 7–200. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12 GTL16612 Fall Time Measured Between 0.5 V and 1 V 7–200. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13 FB1650 Rise Time Measured Between 1.3 V and 1.8 V 7–200. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14 GTL16612 Rise Time Measured Between 0.5 V and 1 V 7–200. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15 FB1650 Signal Integrity at the Receiver Input Using Different-Length Cables 7–201. . . . . . . . . . . . . . . . . . . . . . . . .
16 GTL16612 Signal Integrity at the Receiver Input Using Different-Length Cables 7–201. . . . . . . . . . . . . . . . . . . . . .
17 Proposed Circuit to Generate V
REF
7–202. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .