Datasheet
3 www.national.com
Table of Contents
1.0 Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
1.1 MII Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
1.2 10 Mb/s and 100 Mb/s PMD Interface . . . . . . . . . . 6
1.3 Clock Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
1.4 Device Configuration Interface . . . . . . . . . . . . . . . 8
1.5 LED Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
1.6 PHY Address Interface . . . . . . . . . . . . . . . . . . . . 11
1.7 Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
1.8 Power And Ground Pins . . . . . . . . . . . . . . . . . . . 12
1.9 Special Connect Pins . . . . . . . . . . . . . . . . . . . . . . 12
2.0 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.1 802.3u MII . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
2.2 100BASE-TX TRANSMITTER . . . . . . . . . . . . . . . 15
2.3 100BASE-TX RECEIVER . . . . . . . . . . . . . . . . . . 18
2.4 10BASE-T TRANSCEIVER MODULE . . . . . . . . . 22
2.5 100 BASE-FX . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
2.6 AUI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
3.0 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
3.1 Auto-Negotiation . . . . . . . . . . . . . . . . . . . . . . . . . 28
3.2 PHY Address and LEDs . . . . . . . . . . . . . . . . . . . 30
3.3 Half Duplex vs. Full Duplex . . . . . . . . . . . . . . . . . 31
3.4 100 Mb/s Symbol Mode . . . . . . . . . . . . . . . . . . . . 32
3.5 100BASE-FX Mode . . . . . . . . . . . . . . . . . . . . . . . 32
3.6 10 Mb/s Serial Mode . . . . . . . . . . . . . . . . . . . . . . 32
3.7 10 Mb/s AUI Mode . . . . . . . . . . . . . . . . . . . . . . . . 32
3.8 Repeater vs. Node . . . . . . . . . . . . . . . . . . . . . . . . 33
3.9 Isolate Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
3.10 Loopback . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
4.0 Clock Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
4.1 Clock Generation Module (CGM) . . . . . . . . . . . . 34
4.2 100BASE-X Clock Recovery Module . . . . . . . . . . 36
4.3 10 Mb/s Clock Recovery Module . . . . . . . . . . . . . 36
4.4 Reference Clock Connection Options . . . . . . . . . 36
5.0 Reset Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
5.1 Power-up / Reset . . . . . . . . . . . . . . . . . . . . . . . . . 37
5.2 Hardware Reset . . . . . . . . . . . . . . . . . . . . . . . . . . 37
5.3 Software Reset . . . . . . . . . . . . . . . . . . . . . . . . . . 37
6.0 DP83843 Application . . . . . . . . . . . . . . . . . . . . . . . . . .38
6.1 Typical Node Application . . . . . . . . . . . . . . . . . . . 38
6.2 Power And Ground Filtering . . . . . . . . . . . . . . . . 38
6.3 Power Plane Considerations . . . . . . . . . . . . . . . . 38
7.0 User Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
7.1 Link LED While in Force 100Mb/s Good Link . . . 42
7.2 False Link Indication When in Forced 10Mb/s . . 42
7.3 10Mb/s Repeater Mode . . . . . . . . . . . . . . . . . . . 42
7.4 Resistor Value Modifications . . . . . . . . . . . . . . . 42
7.5 Magnetics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
7.6 Next Page Toggle Bit Initialization . . . . . . . . . . . 43
7.7 Base Page to Next Page Initial FLP Burst Spacing
43
7.8 100Mb/s FLP Exchange Followed by Quiet . . . . 43
7.9 Common Mode Capacitor for EMI improvement 44
7.10 BAD_SSD Event Lockup . . . . . . . . . . . . . . . . . . 44
8.0 Register Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
8.1 Register Definitions . . . . . . . . . . . . . . . . . . . . . . 45
9.0 Electrical Specifications . . . . . . . . . . . . . . . . . . . . . . . 63
9.1 DC Electrical Specification . . . . . . . . . . . . . . . . . 64
9.2 CGM Clock Timing . . . . . . . . . . . . . . . . . . . . . . 66
9.3 MII Serial Management AC Timing . . . . . . . . . . 66
9.4 100 Mb/s AC Timing . . . . . . . . . . . . . . . . . . . . . . 67
9.5 10 Mb/s AC Timing . . . . . . . . . . . . . . . . . . . . . . . 74
9.6 Auto-Negotiation Fast Link Pulse (FLP) Timing 80
9.7 100BASE-X Clock Recovery Module (CRM) Timing
80
9.8 Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . 82
9.9 Loopback Timing . . . . . . . . . . . . . . . . . . . . . . . 83
9.10 Isolation Timing . . . . . . . . . . . . . . . . . . . . . . . . 84
10.0 Test Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
10.1 FXTD/AUITD+/- Outputs (sourcing AUI levels) . 85
10.2 FXTD/AUITD+/- Outputs (sourcing PECL) . . . . . 85
10.3 CMOS Outputs (MII and LED) . . . . . . . . . . . . . . 85
10.4 TPTD+/- Outputs (sourcing 10BASE-T) . . . . . . . 85
10.5 TPTD+/- Outputs (sourcing 100BASE-TX) . . . . . 85
10.6 Idd Measurement Conditions . . . . . . . . . . . . . . . 85
11.0 Package Dimensions inches (millimeters) unless other-
wise noted . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87