Datasheet
AFE4490
www.ti.com
SBAS602F –DECEMBER 2012–REVISED OCTOBER 2013
ADCRSTSTCT1: ADC Reset 1 Start Count Register (Address = 17h, Reset Value = 0000h)
D23 D22 D21 D20 D19 D18 D17 D16 D15 D14 D13 D12
0 0 0 0 0 0 0 0 ADCRSTSTCT1[15:0]
D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
ADCRSTSTCT1[15:0]
This register sets the start position of the ADC1 reset conversion signal.
Bits D[23:16] Must be '0'
Bits D[15:0] ADCRSTSTCT1[15:0]: ADC RESET 1 start count
The contents of this register can be used to position the start of the ADC reset conversion.
Refer to the Using the Timer Module section for details.
ADCRSTENDCT1: ADC Reset 1 End Count Register (Address = 18h, Reset Value = 0000h)
D23 D22 D21 D20 D19 D18 D17 D16 D15 D14 D13 D12
0 0 0 0 0 0 0 0 ADCRSTENDCT1[15:0]
D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
ADCRSTENDCT1[15:0]
This register sets the end position of the ADC1 reset conversion signal.
Bits D[23:16] Must be '0'
Bits D[15:0] ADCRSTENDCT1[15:0]: ADC RESET 1 end count
The contents of this register can be used to position the end of the ADC reset conversion.
Refer to the Using the Timer Module section for details.
ADCRSTSTCT2: ADC Reset 2 Start Count Register (Address = 19h, Reset Value = 0000h)
D23 D22 D21 D20 D19 D18 D17 D16 D15 D14 D13 D12
0 0 0 0 0 0 0 0 ADCRSTSTCT2[15:0]
D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
ADCRSTSTCT2[15:0]
This register sets the start position of the ADC2 reset conversion signal.
Bits D[23:16] Must be '0'
Bits D[15:0] ADCRSTSTCT2[15:0]: ADC RESET 2 start count
The contents of this register can be used to position the start of the ADC reset conversion.
Refer to the Using the Timer Module section for details.
Copyright © 2012–2013, Texas Instruments Incorporated Submit Documentation Feedback 61
Product Folder Links: AFE4490