Datasheet

1
18 21
conversion n
data n 1-
CH
0/1
AD
A/B
MSB D14 D13 D12 D11 D10
D9 D8 D7 D6 D5
D4
D3 D2 D1 D0
D15
MSB
CH
0/1
data n 1-
D15 D14 D13 D12 D11 D10
D9 D8 D7 D6 D5
D4
D3 D2 D1 D0
MSB D14 D13 D12 D11 D10
D9 D8 D7 D6 D5
D4
D3 D2 D1 D0
t
H1
t
S1
t
2
t
1
t
CLK
t
CLKL
t
CLKH
CLOCK
CS
CONVST
BUSY
RD
SDO
(CID = ‘1’)
x
(1)
SDI
SDO
(CID = ‘0’)
x
(1)
t
D1
t
D2
t
D6
t
D3
t
H3
t
D5
t
3
t
S2
t
H2
t
CONV
t
DATA
t
ACQ
ADS8363
ADS7263
ADS7223
www.ti.com
SBAS523B OCTOBER 2010REVISED JANUARY 2011
TIMING DIAGRAMS
(1) The ADS7263/7223 output data with the MSB located as ADS8363 and last 2/4 bits being '0'.
Figure 1. Detailed Timing Diagram: Half-Clock Mode (ADS8361-Compatible)
Copyright © 2010–2011, Texas Instruments Incorporated Submit Documentation Feedback 9
Product Folder Link(s): ADS8363 ADS7263 ADS7223