Datasheet
CLKOUTP
CLKOUTM
D0_P,
D0_M
0
D0
D1
D2
D3
D4
D5
D6
D7 D8
D9
D10
0
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D1_D2_P,
D1_D2_M
D3_D4_P,
D3_D4_M
D5_D6_P,
D5_D6_M
D7_D8_P,
D7_D8_M
D9_D10_P,
D9_D10_M
SampleN SampleN+1
CLKOUTP
CLKOUTM
D0_P,
D0_M
0
D5
D0
D6
D1
D7
D2
D8
D3 D9
D4
D10
0
D5
D0
D6
D1
D7
D2
D8
D3
D9
D4
D10
D1_D2_P,
D1_D2_M
D3_D4_P,
D3_D4_M
D5_D6_P,
D5_D6_M
D7_D8_P,
D7_D8_M
D9_D10_P,
D9_D10_M
SampleN SampleN+1
ADS58B18
ADS58B19
SBAS487D – NOVEMBER 2009– REVISED JANUARY 2011
www.ti.com
(1) Bits D9 and D10 are only available in the ADS58B18.
Figure 69. Bit-Wise Sequence (Only with DDR LVDS Interface)
Figure 70. ADS58B18 Byte-Wise Sequence (Only with DDR LVDS Interface)
54 Submit Documentation Feedback © 2009–2011, Texas Instruments Incorporated
Product Folder Link(s): ADS58B18 ADS58B19