Datasheet

Table Of Contents
...........continued
Offset Name Bit Pos.
0xE4 SCH
7:0 SEC[7:0]
15:8 SEC[15:8]
23:16
31:24
0xE8 EFTSH
7:0 RUD[7:0]
15:8 RUD[15:8]
23:16
31:24
0xEC EFRSH
7:0 RUD[7:0]
15:8 RUD[15:8]
23:16
31:24
0xF0 PEFTSH
7:0 RUD[7:0]
15:8 RUD[15:8]
23:16
31:24
0xF4 PEFRSH
7:0 RUD[7:0]
15:8 RUD[15:8]
23:16
31:24
0xF8
...
0xFF
Reserved
0x0100 OTLO
7:0 TXO[7:0]
15:8 TXO[15:8]
23:16 TXO[23:16]
31:24 TXO[31:24]
0x0104 OTHI
7:0 TXO[7:0]
15:8 TXO[15:8]
23:16
31:24
0x0108 FT
7:0 FTX[7:0]
15:8 FTX[15:8]
23:16 FTX[23:16]
31:24 FTX[31:24]
0x010C BCFT
7:0 BFTX[7:0]
15:8 BFTX[15:8]
23:16 BFTX[23:16]
31:24 BFTX[31:24]
0x0110 MFT
7:0 MFTX[7:0]
15:8 MFTX[15:8]
23:16 MFTX[23:16]
31:24 MFTX[31:24]
SAM D5x/E5x Family Data Sheet
GMAC - Ethernet MAC
© 2019 Microchip Technology Inc.
Datasheet
DS60001507E-page 516