Technical data
MCIMX31C/MCIMX31LC Technical Data, Rev. 4.3
104 Freescale Semiconductor
Package Information and Pinout
BOOT_MODE2 D20 CSPI2_SCLK B5
BOOT_MODE3 F18 CSPI2_SPI_RDY D6
BOOT_MODE4 E20 CSPI2_SS0 C5
CAPTURE D18 CSPI2_SS1 A4
CAS AA20 CSPI2_SS2 F7
CE_CONTROL D12 CSPI3_MISO D2
CKIH F23 CSPI3_MOSI E4
CSPI3_SCLK H7 GPIO1_3 G20
CSPI3_SPI_RDY F4 GPIO1_4 D21
CTS1 A9 GPIO1_5 (PWR RDY) D19
CTS2 C12 GPIO1_6 G18
D0 U6 GPIO3_0 G23
D1 W4 GPIO3_1 K17
D10 V1 HSYNC L23
D11 U4 I2C_CLK J18
D12 U3 I2C_DAT K18
D13 R6 IOIS16 J7
D14 U2 KEY_COL0 A15
D15 U1 KEY_COL1 B15
D2 W3 KEY_COL2 D14
D3 V4 KEY_COL3 C15
D3_CLS P20 KEY_COL4 F13
D3_REV P21 KEY_COL5 A16
D3_SPL N17 KEY_COL6 B16
D4 T7 KEY_COL7 A17
D5 W2 KEY_ROW0 A13
D6 V3 KEY_ROW1 B13
D7 W1 KEY_ROW2 C13
D8 T6 KEY_ROW3 A14
D9 V2 KEY_ROW4 F12
DCD_DCE1 C10 KEY_ROW5 D13
DCD_DTE1 D11 KEY_ROW6 B14
DE
D16 KEY_ROW7 C14
DQM0 AB19 L2PG See VPG1
DQM1 Y16 LBA V17
DQM2 AA18 LCS0 M22
DQM3 AB18 LCS1 N23
DRDY0 M17 LD0 R23
DSR_DCE1 B10 LD1 R22
DSR_DTE1 A11 LD10 U22
DTR_DCE1 F10 LD11 R18
DTR_DCE2 C11 LD12 U20
DTR_DTE1 A10 LD13 V23
DVFS0 E22 LD14 V22
DVFS1 E23 LD15 V21
EB0 W22 LD16 V20
Table 64. 19 x 19 BGA Signal ID by Ball Grid Location (continued)
Signal ID Ball Location Signal ID Ball Location










