Programming instructions

NC7S32M5X
98139
NC7S32M5X
98139
1008211
SEE SCD 1008211
DQ0
DQ1
DQ10
DQ11
DQ12
DQ13
DQ14
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
VDDQ_A7
VDDQ_C7
VDDQ_D3
VDDQ_B3
VDD_A9
VDD_E7
VDD_J9
VSSQ_B7
VSSQ_C3
VSSQ_D7
VSSQ_A3
VSS_A1
VSS_E3
VSS_J1
BA1
BA0
UDQM
LDQM
CLK
CKE
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10_AP
A11
DQ15
A12
A0
~CS1
~CS0
~WE
~RAS
~CAS
1008211
SEE SCD 1008211
DQ0
DQ1
DQ10
DQ11
DQ12
DQ13
DQ14
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
VDDQ_A7
VDDQ_C7
VDDQ_D3
VDDQ_B3
VDD_A9
VDD_E7
VDD_J9
VSSQ_B7
VSSQ_C3
VSSQ_D7
VSSQ_A3
VSS_A1
VSS_E3
VSS_J1
BA1
BA0
UDQM
LDQM
CLK
CKE
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10_AP
A11
DQ15
A12
A0
~CS1
~CS0
~WE
~RAS
~CAS
1008211
SEE SCD 1008211
DQ0
DQ1
DQ10
DQ11
DQ12
DQ13
DQ14
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
VDDQ_A7
VDDQ_C7
VDDQ_D3
VDDQ_B3
VDD_A9
VDD_E7
VDD_J9
VSSQ_B7
VSSQ_C3
VSSQ_D7
VSSQ_A3
VSS_A1
VSS_E3
VSS_J1
BA1
BA0
UDQM
LDQM
CLK
CKE
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10_AP
A11
DQ15
A12
A0
~CS1
~CS0
~WE
~RAS
~CAS
3V3
D
DD
3V3
D
3V3 3V3
3V3
D
3V3
D
D
D
D
D
3V3
D
3V3
D
3V3
D
3V3
3V3
D
3V3
D
D
3V3
3V3
1008211
SEE SCD 1008211
DQ0
DQ1
DQ10
DQ11
DQ12
DQ13
DQ14
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
VDDQ_A7
VDDQ_C7
VDDQ_D3
VDDQ_B3
VDD_A9
VDD_E7
VDD_J9
VSSQ_B7
VSSQ_C3
VSSQ_D7
VSSQ_A3
VSS_A1
VSS_E3
VSS_J1
BA1
BA0
UDQM
LDQM
CLK
CKE
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10_AP
A11
DQ15
A12
A0
~CS1
~CS0
~WE
~RAS
~CAS
D
9003455
K9K1216U0C-DIB0?
IO4
IO1
IO2
IO3
IO5
IO6
IO7
IO9
IO10
IO11
IO12
IO13
IO14
IO15CLE
ALE
VSS1
VSS2
VCCQ
VCC
IO8
VSS3
IO0
~RE
~WE
~WP
R_~B
~CE
LOCKPRE
C
DATE
DRAWN
SIGNATURES
DBA
3
1
C
DC
BA
1
2
3
4
2
4
OTHER
PROJ ENG
APPVD
CHKD
TITLE
REV
ECO No.:
REL. DATE
INTERIM REV
SHEET OF
Scale N/A
CODE IDENT. No.
38481
SIZE DRAWING NO.
MISSISSAUGA ONTARIO
PSION TEKLOGIX INC
CAS_LATENCY : Hi-CAS latency 3, low - CAS latency 2
DRAM_1 DRAM_2
DRAM_3
DRAM_4
NAND_FLASH 1
OCTOBER 20 2004
22
SCHEMATIC 8525/8530 MAIN LOGIC BOARD
NGT TEAM
3
J1008014
2004
NOV 1
MEMORY
H4
F2
H2
G3
E4
G5
E5
G2
F3
H3
F4
H5
F5
G6B3
A2
A3
H1
G4
F6
F1
H6
G1
B2
A5
A1
A6
A4
E6
U46
~SDWE
~SDRAS
DQM3
DQM2
~SDCAS
DRAMCKE
DRAMCLKC
~SDCS1
DQM0
DQM1
~SDCAS
~SDRAS
DRAMCKE
DRAMCLKD
~SDWE
~SDCS1
DRAMCLKA
~SDCS1
DRAMCLKB
~SDRAS
~SDCAS
DQM1
DQM0
DRAMCKE
~SDWE
~SDCS0
~SDCS1
~SDCS0
~SDWE
DQM2
DQM3
~SDCAS
~SDRAS
DRAMCKE
SDRAM_CTL
SDRAM_CTL
D[31:0]
D30
D29
D28
D27
D26
D25
D24
D23
D22
D21
D20
D19
D18
D17
D16
D31
A[25:0]
A22
A24
A23
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
A[25:0]
A22
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A23
A24
A[25:0]
A24
A23
A22
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
A[25:0]
A22
A24
A23
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
D[31:0]
D15
D13
D8
D0
D1
D2
D3
D4
D5
D6
D7
D9
D10
D11
D12
D14
MEM_CTL
~FLASH_CS1
~MOE
TP89
TP96
~NAND_WRITE_PROTECT
NAND_READY_BUSY
~NAND_WE
~NAND_RE
~NAND_WE
NAND_ADDR_LATCH_ENABLE
NAND_CMD_LATCH_ENABLE
NAND_FLASH_BUS
~NAND_CHIP_ENABLE
~NAND_RE
1
TP51
1
TP50
A8
B9
D1
C2
C1
B2
B1
B8
C9
C8
D9
D8
E9
E1
D2
A7
C7
D3
B3
A9
E7
J9
B7
C3
D7
A3
A1
E3
J1
G8
G7
F1
E8
F2
F3
H8
J8
J7
J3
J2
H3
H2
H1
G3
H9
G2
A2
G1
H7
E2
G9
F9
F8
F7
U40
1
2
100N
97871
C187
±15%
16V
1
2
100N
97871
C186
±15%
16V
12
R216
97296
10K0
±1%
0.063W
1
TP44
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D[31:0]
~PWE
PCM_IN
2
1
C202
97372
10N
±5%
16V
2
1
C190
97372
10N
±5%
16V
2
1
C362
97372
10N
±5%
16V
2
1
C365
97372
10N
±5%
16V
2
1
C372
97372
10N
±5%
16V
2
1
C369
97372
10N
±5%
16V
2
1
C199
97372
10N
±5%
16V
2
1
C194
97372
10N
±5%
16V
12
R217
97296
10K0
±1%
0.063W
1
2 16V
±15%
100N
97871
C189
1
2 16V
±15%
100N
97871
C370
1
2 16V
±15%
100N
97871
C371
1
2 16V
±15%
100N
97871
C368
1
2 16V
±15%
100N
97871
C366
1
2 16V
±15%
100N
97871
C363
1
2 16V
±15%
100N
97871
C364
1
2 16V
±15%
100N
97871
C373
1
2 16V
±15%
100N
97871
C361
1
2 16V
±15%
100N
97871
C360
1
TP43
1
TP7
1
TP42
1
TP49
1
TP47
1
TP41
1
2 16V
±15%
100N
97871
C196
1
2 16V
±15%
100N
97871
C195
1
2 16V
±15%
100N
97871
C198
1
2 16V
±15%
100N
97871
C197
1
2 16V
±15%
100N
97871
C193
1
2 16V
±15%
100N
97871
C192
1
2 16V
±15%
100N
97871
C191
1
2 16V
±15%
100N
97871
C188
1
2 16V
±15%
100N
97871
C185
1
2 16V
±15%
100N
97871
C201
1
2 16V
±15%
100N
97871
C200
1
TP45
1
TP46
1
TP48
D15
D13
D8
D0
D1
D2
D3
D4
D5
D6
D7
D9
D10
D11
D12
D14
D[31:0]
1
TP52
12
R153
97296
10K0
±1%
0.063W
12
R150
97296
10K0
±1%
0.063W
CAS_LATENCY
1
2 16V
±15%
100N
97871
C367
1
TP40
1
TP15
1
TP12
1
TP10
1
TP9
D31
D[31:0]
D30
D29
D28
D27
D26
D25
D24
D23
D22
D21
D20
D19
D18
D17
D16
2
1
C340
97372
10N
±5%
16V
1
2
100N
97871
C41
1
2
100N
97871
C40
1
TP1151
12
R617
97296
10K0
±1%
0.063W
A8
B9
D1
C2
C1
B2
B1
B8
C9
C8
D9
D8
E9
E1
D2
A7
C7
D3
B3
A9
E7
J9
B7
C3
D7
A3
A1
E3
J1
G8
G7
F1
E8
F2
F3
H8
J8
J7
J3
J2
H3
H2
H1
G3
H9
G2
A2
G1
H7
E2
G9
F9
F8
F7
U30
A8
B9
D1
C2
C1
B2
B1
B8
C9
C8
D9
D8
E9
E1
D2
A7
C7
D3
B3
A9
E7
J9
B7
C3
D7
A3
A1
E3
J1
G8
G7
F1
E8
F2
F3
H8
J8
J7
J3
J2
H3
H2
H1
G3
H9
G2
A2
G1
H7
E2
G9
F9
F8
F7
U26
A8
B9
D1
C2
C1
B2
B1
B8
C9
C8
D9
D8
E9
E1
D2
A7
C7
D3
B3
A9
E7
J9
B7
C3
D7
A3
A1
E3
J1
G8
G7
F1
E8
F2
F3
H8
J8
J7
J3
J2
H3
H2
H1
G3
H9
G2
A2
G1
H7
E2
G9
F9
F8
F7
U25
1
2
4
3
5
U34
1
2
4
3
5
U33
05-Oct-2005