Datasheet
78K0/Kx2-L CHAPTER 3 CPU ARCHITECTURE
R01UH0028EJ0400 Rev.4.00 85
Sep 27, 2010
Table 3-6. Special Function Register List: 78K0/KY2-L (4/4)
Bit No. Number of Bits
Manipulated
Simultaneously
Address Symbol
7 6 5 4 3 2 1 0
R/W
1 8 16
After
Reset
Reference
page
FFA7H IICACTL0
<IICE0> <LREL0>
<WREL0>
<SPIE0>
<WTIM0> <ACKE0>
<STT0>
<SPT0>
R/W √ √ − 00H 492
FFA8H IICACTL1 <WUP> 0
<CLD0> <DAD0> <SMC0> <DFC0>
0 0 R/W √ √ − 00H 501
FFA9H IICAF0
<STCF>
<IICBSY>
0 0 0 0 <STCEN>
<IICRSV>
R/W √ √ − 00H 499
FFAAH IICAS0
<MSTS0>
<ALD0> <EXC0> <COI0> <TRC0>
<ACKD0>
<STD0> <SPD0>
R √ √ − 00H 497
FFABH − − − − − − − − − − − − − − −
FFACH RESF 0 0 0
WDTRF
0 0 0 LVIRF R
−
√
−
00H
Note1
664
FFADH IICWL
−
−
−
−
−
−
−
−
R/W
−
√
−
FFH 503
FFAEH IICWH
−
−
−
−
−
−
−
−
R/W
−
√
−
FFH 503
FFAFH
to FFB9H
− − − − − − − − − − − − − − −
FFBAH TMC00 0 0 0 0
TMC003 TMC002 TMC001 <OVF00>
R/W √ √ − 00H 248
FFBBH PRM00 ES110 ES100 ES010 ES000 0 0 PRM001 PRM000 R/W √ √ − 00H 253
FFBCH CRC00 0 0 0 0 0 CRC002 CRC001 CRC000 R/W √ √ − 00H 249
FFBDH TOC00 0
<OSPT00> <OSPE00>
TOC004
<LVS00> <LVR00>
TOC001
<TOE00>
R/W √ √ − 00H 251
FFBEH LVIM
<LVION>
0 0 0 0 0
<LVIMD>
<LVIF> R/W √ √ − 00H
Note2
672
FFBFH LVIS 0 0 0 0 LVIS3 LVIS2 LVIS1 LVIS0 R/W √ √ − 00H
Note3
675
FFC0H to
FFDFH
− − − − − − − − − − − − − − −
FFE0H IF0L
<SREIF6>
0 0 0 0 <PIF1> <PIF0> <LVIIF> R/W √ √ 00H 598
FFE1H
IF0
IF0H
<TMIF010> <TMIF000>
0 0
<TMIFH1>
0
<STIF6> <SRIF6>
R/W √ √
√
00H 598
FFE2H IF1L 0 0 0 0 <TMIF51> 0 0 <ADIF> R/W √ √ 00H 598
FFE3H
IF1
IF1H 0 0 0 0 0 0 0
<IICAIF0>
R/W √ √
√
00H 598
FFE4H MK0L
<SREMK6>
1 1 1 1
<PMK1> <PMK0> <LVIMK>
R/W √ √ FFH 606
FFE5H
MK0
MK0H
<TMMK010> <TMMK000>
1
1
<TMMKH1>
1
<STMK6> <SRMK6>
R/W √ √
√
FFH 606
FFE6H MK1L 1 1 1 1
<TMMK51>
1 1
<ADMK>
R/W √ √ FFH 606
FFE7H
MK1
MK1H 1 1 1 1 1 1 1
<IICAMK0>
R/W √ √
√
FFH 606
FFE8H PR0L
<SREPR6>
1 1 1 1
<PPR1> <PPR0> <LVIPR>
R/W √ √ FFH 613
FFE9H
PR0
PR0H
<TMPR010> <TMPR000>
1 1
<TMPRH1>
1
<STPR6>
<SRPR6>
R/W √ √
√
FFH 613
FFEAH PR1L 1 1
1 1
<TMPR51>
1 1
<ADPR>
R/W √ √ FFH 613
FFEBH
PR1
PR1H 1 1 1 1 1 1 1
<IICAPR0>
R/W √ √
√
FFH 613
FFECH to
FFEFH
− − − − − − − − − − − − − − −
FFF0H IMS RAM2 RAM1 RAM0 0 ROM3 ROM2 ROM1 ROM0 R/W − √ − CFH
Note4
699
FFF1H to
FFFAH
− − − − − − − − − − − − − − −
FFFBH PCC 0 0 0 0 0 PCC2 PCC1 PCC0 R/W √ √ − 01H 204
Notes 1. The reset value of RESF varies depending on the reset source.
2. The reset values of LVIM vary depending on the reset source and setting of option byte.
3. The reset values of LVIS vary depending on the reset source.
4. Reset signal generation makes the setting of the ROM area undefined. Therefore, set the value
corresponding to each product as indicated in Table 3-1 after release of reset.
Remark For a bit name enclosed in angle brackets (<>), the bit name is defined as a reserved word in the RA78K0,
and is defined as an sfr variable using the #pragma sfr directive in the CC78K0.