Datasheet

V850ES/JG3 CHAPTER 8 16-BIT TIMER/EVENT COUNTER Q (TMQ)
R01UH0015EJ0300 Rev.3.00 Page 320 of 870
Sep 30, 2010
(1) Operation flow in external trigger pulse output mode
Figure 8-19. Software Processing Flow in External Trigger Pulse Output Mode (1/2)
D10
D
10
D
10
D20
D30
D00
D11
D21
D01
D31
D11
D21
D00
D31
D20
D30
D00
D21
D00
D31
D11
D21
D00
D31
FFFFH
16-bit counter
0000H
TQ0CE bit
External trigger input
(TIQ00 pin input)
TQ0CCR0 register
CCR0 buffer register
INTTQ0CC0 signal
TOQ00 pin output
(only when software
trigger is used)
TQ0CCR1 register
CCR1 buffer register
INTTQ0CC1 signal
TOQ01 pin output
TQ0CCR2 register
CCR2 buffer register
INTTQ0CC2 signal
TOQ02 pin output
TQ0CCR3 register
CCR3 buffer register
INTTQ0CC3 signal
TOQ03 pin output
D00 D01 D00
D00 D01 D00
D10 D11 D10D10D11
D10 D11 D10 D11
D20 D21 D20 D21
D20 D21 D21
D30 D31 D30 D31
D30 D31 D30 D31
<1> <2> <3> <4> <5> <6> <7>
D11
D11
D20
D10