Technical information

1
1
2
2
3
3
4
4
5
5
A A
B B
C C
D D
SA11
SA10
SA8
SA7
A[0:25]
RAS*
CKE*
WE#
CAS*
SA6
SA5
RAS*
SA4
SA3
CS3*
SA15
SA2
DQMULDQMUL
CAS*
SA2
SA9
SA16
D19
D31
D17
D28
D20
D23
D27
D24
D30
D26
D21
D18
D22
D25
D29
D16
WE#
CKE*
A22
SA3
D[0:31]
SD31
SD30
SD29
SD28
SD27
SD26
SD25
SD24
SD23
SD22
SD21
SD20
SD19
SD18
SD17
SD16
SA4
SA14
D0
D4
D9
D2
D1
D6
D12
D13
D15
D14
D7
D11
D8
D10
D5
D3
A23
A14
A10
A2
A20
A11
A12
A21
A15
A4
A6
A18
A5
A17
A13
A16
A19
A9
A8
A7
A3
A1
SA5
A15
A16
A4
A5
A6
A7
A8
A9
A13
A10
A11
A12
SD11
SD10
SD9
SD8
SD7
SD6
SD5
SD4
SD3
SD2
SD1
SD0
SD15
SD14
SD13
SD12
SA6
SA7
SA8
SA9
SA[2:16]
A14
SA10
SA16
SA11
D15
D1
D12
D7
D11
D8
D14
D10
D5
D2
D6
D9
D13
D0
SA12
SA15
SA13
A2
A3 SA13
SA12
SA14
SA11
SA10
SA8
SA7
SA6
SA5
SA4
SA3
SA2
SA9
SA16
SA15
SA13
SA12
SA14
A20
A17
A18
A19
A21
A22
A24
A23
A25
DQMUU DQMUU
DQMLLDQMLL
DQMLU DQMLU
D4
D3
D[0:31]
SDRAM_CLK0
SDRAM_CLK1SDRAM_CLK1
RAS*
CAS*
WE#
CKE*
CS3*
CS3#[2,5]
WE3#/DQMUU/ICIOWR#[2,5]
WE2#/DQMUL/ICIORD#[2,5]
A[0:25][2,5,7]
D[0:31][2,5]
RD#[2,5]
CS0#[2,5]
RESET#[2,4,5,6]
WE0#/DQMLL[2,5]
FLASH_WP#[7]
SDRAM_CLK0[2]
WE1#/DQMLU/WE#[2,5]
SDRAM_CLK1[2]
RAS#[2,5]
CAS#[2,5]
CKE[2,5]
RD/WR#[2,5]
3VCC_FLASH
3VCC_FLASH
3VCC
3VCC_FLASH
3VCC_SDRAM
3VCC
3VCC_SDRAM
3VCC_SDRAM
3VCC
3VCC_SDRAM
3VCC_SDRAM
3VCC
RENESAS SOLUTIONS CORPORATION
DATE
APPROVED
SCALE
DESIGNEDCHECKED
DRAWN
CHANGE
( / )37
DK30686-A
07-12-18
Ver.1.00
M3A-HS71
FLASH/SDRAM
RENESAS SOLUTIONS CORPORATION
DATE
APPROVED
SCALE
DESIGNEDCHECKED
DRAWN
CHANGE
( / )37
DK30686-A
07-12-18
Ver.1.00
M3A-HS71
FLASH/SDRAM
RENESAS SOLUTIONS CORPORATION
DATE
APPROVED
SCALE
DESIGNEDCHECKED
DRAWN
CHANGE
( / )37
DK30686-A
07-12-18
Ver.1.00
M3A-HS71
FLASH/SDRAM
EDS2516APTA-75
FLASH CS0
16bit access = 8MByte
SDRAMFLASH
S29GL064A90TFIR4
SDRAM
32bit access = 64MB
EDS2516APTA-75
U5
EDS2516APTA
U5
EDS2516APTA
A0
23
A1
24
A2
25
A3
26
A4
29
A5
30
A6
31
A7
32
A8
33
A9
34
A10
22
DQ0
2
DQ1
4
DQ2
5
DQ3
7
DQ4
8
DQ5
10
DQ6
11
DQ7
13
DQ8
42
DQ9
44
DQ10
45
DQ11
47
DQ12
48
DQ13
50
DQ14
51
DQ15
53
CS
19
RAS
18
CAS
17
WE
16
DQML
15
CKE
37
CLK
38
DQMU
39
VDD
1
VDD
14
VDD
27
VDDQ
3
VDDQ
9
VDDQ
43
VSSQ
6
VSSQ
12
VSS
28
VSS
41
VSSQ
46
VSSQ
52
A12
36
NC
40
BA1
21
BA0
20
A11
35
VDDQ
49
VSS
54
R44
_0
R44
_0
CP46
0.1µF
CP46
0.1µF
R53 22R53 22
R45
4.7K
R45
4.7K
R52 22R52 22
R57 22R57 22
RA10
A4.7K
RA10
A4.7K
1
2
3
4 5
6
7
8
RA17
A22
RA17
A22
1
2
3
4 5
6
7
8
RA12
A22
RA12
A22
1
2
3
4 5
6
7
8
R55 22R55 22
RA13
A22
RA13
A22
1
2
3
4 5
6
7
8
CP40
0.1µF
CP40
0.1µF
CP54
0.1µF
CP54
0.1µF
CP43
0.1µF
CP43
0.1µF
CP50
0.1µF
CP50
0.1µF
CP52
0.1µF
CP52
0.1µF
RA23
A22
RA23
A22
4
3
2
1 8
7
6
5
R47
4.7K
R47
4.7K
R56 22R56 22
R42 0R42 0
CP42
0.1µF
CP42
0.1µF
TP7
3VCC_SDRAM
TP7
3VCC_SDRAM
R48 0R48 0
CP41
0.1µF
CP41
0.1µF
CP49
0.1µF
CP49
0.1µF
CP51
0.1µF
CP51
0.1µF
R43 4.7KR43 4.7K
R46
4.7K
R46
4.7K
R50 22R50 22
CP47
0.1µF
CP47
0.1µF
RA18
A22
RA18
A22
4
3
2
1 8
7
6
5
RA21
A22
RA21
A22
1
2
3
4 5
6
7
8
R49
4.7K
R49
4.7K
RA15
A22
RA15
A22
1
2
3
4 5
6
7
8
RA11
A4.7K
RA11
A4.7K
1
2
3
4 5
6
7
8
CP53
0.1µF
CP53
0.1µF
CP45
0.1µF
CP45
0.1µF
CP48
0.1µF
CP48
0.1µF
R54 22R54 22
TP8
3VCC_FLASH
TP8
3VCC_FLASH
R51 22R51 22
CP44
0.1µF
CP44
0.1µF
RA16
A22
RA16
A22
1
2
3
4 5
6
7
8
RA20
A22
RA20
A22
1
2
3
4 5
6
7
8
RA22
A22
RA22
A22
4
3
2
1 8
7
6
5
RA14
A22
RA14
A22
1
2
3
4 5
6
7
8
R58 22R58 22
U3
S29GL064A90TFIR4
U3
S29GL064A90TFIR4
VCC
37
DQ0
29
DQ8
30
DQ9
32
DQ10
34
DQ11
36
VSS
46
DQ12
39
DQ13
41
DQ1
31
DQ14
43
DQ15/A-1
45
CE
26
DQ2
33
VSS
27
DQ3
35
DQ4
38
DQ5
40
DQ6
42
DQ7
44
A15
1
A14
2
A13
3
A12
4
A11
5
A10
6
A9
7
A8
8
A17
17
WE
11
A7
18
RESET
12
A6
19
A5
20
A4
21
A3
22
A2
23
A16
48
A18
16
A19
9
A20
10
A1
24
A0
25
OE
28
BYTE
47
WP/ACC
14
A21
13
RY/BY
15
RA19
A22
RA19
A22
4
3
2
1 8
7
6
5
U4
EDS2516APTA
U4
EDS2516APTA
A0
23
A1
24
A2
25
A3
26
A4
29
A5
30
A6
31
A7
32
A8
33
A9
34
A10
22
DQ0
2
DQ1
4
DQ2
5
DQ3
7
DQ4
8
DQ5
10
DQ6
11
DQ7
13
DQ8
42
DQ9
44
DQ10
45
DQ11
47
DQ12
48
DQ13
50
DQ14
51
DQ15
53
CS
19
RAS
18
CAS
17
WE
16
DQML
15
CKE
37
CLK
38
DQMU
39
VDD
1
VDD
14
VDD
27
VDDQ
3
VDDQ
9
VDDQ
43
VSSQ
6
VSSQ
12
VSS
28
VSS
41
VSSQ
46
VSSQ
52
A12
36
NC
40
BA1
21
BA0
20
A11
35
VDDQ
49
VSS
54