Specifications
C
Pinouts and Mapping
113
RTM interface pinout
Zone 3 J30 connector pinout
Table 47liststheZone3J30connectorpinout.
Zone 3 J31 connector pinout
Table 48liststheZone3J31connectorpinout.
Table 47. RTM connector J30 signals
Row AB CD EF GH
1 +12V_RTM +12V_RTM +12V_RTM +3.3V_IPMC
RTM_PRSNT* RTM_HS_LED RTM_EN*
2 +12V_RTM +12V_RTM +12V_RTM
IPMC_I2C_CLK IPMC_I2C_DAT USB_D+ USB_D–
3 SERIAL_0_TX SERIAL_0_RX JTAG_TDI JTAG_TDO JTAG_TMS JTAG_TCK JTAG_TRST
4 INT_0 INT_1 RTML_TX RTML_RX RTML_CLK RTM_RESET
5
6 UC_SCL UC_SDA
7
8
9 SAS0_TX+ SAS0_TX– SAS0_RX+ SAS0_RX– SAS1_TX+ SAS1_TX– SAS1_RX+ SAS1_RX–
10 GE1_TX+ GE1_TX– GE1_RX+ GE1_RX– GE0_TX+ GE0_TX– GE0_RX+ GE0_RX–
Note: Each differential pair has an individual L-shaped ground contact (not listed).
Gray indicates unused pins
Table 48. RTM connector J31 signals
Row AB CD EF GH
1 PCIE_RX14+ PCIE_RX14- PCIE_TX14+ PCIE_TX14- PCIE_RX15+ PCIE_RX15- PCIE_TX15+ PCIE_TX15-
2 PCIE_RX12+ PCIE_RX12- PCIE_TX12+ PCIE_TX12- PCIE_RX13+ PCIE_RX13- PCIE_TX13+ PCIE_TX13-
3 PCIE_RX10+ PCIE_RX10- PCIE_TX10+ PCIE_TX10- PCIE_RX11+ PCIE_RX11- PCIE_TX11+ PCIE_TX11-
4 PCIE_RX8+ PCIE_RX8- PCIE_TX8+ PCIE_TX8- PCIE_RX9+ PCIE_RX9- PCIE_TX9+ PCIE_TX9-
5 PCIE_RX6+ PCIE_RX6- PCIE_TX6+ PCIE_TX6- PCIE_RX7+ PCIE_RX7- PCIE_TX7+ PCIE_TX7-
6 PCIE_RX4+ PCIE_RX4- PCIE_TX4+ PCIE_TX4- PCIE_RX5+ PCIE_RX5- PCIE_TX5+ PCIE_TX5-
7PCIE_
REFCLK2+
PCIE_
REFCLK2-
PCIE_
REFCLK1+
PCIE_
REFCLK1-
PCIE_
REFCLK0+
PCIE_
REFCLK0-
8 PCIE_RX2+ PCIE_RX2- PCIE_TX2+ PCIE_TX2- PCIE_RX3+ PCIE_RX3– PCIE_TX3+ PCIE_TX3-
9
SFP1_SCL SFP1_SDA SFP0_SCL SFP0_SDA
10 PCIE_RX0+ PCIE_RX0- PCIE_TX0+ PCIE_TX0- PCIE_RX1+ PCIE_RX1- PCIE_TX1+ PCIE_TX1-
Note: Each differential pair has an individual L-shaped ground contact (not listed).
Gray indicates unused pins