Datasheet

Table Of Contents
List of Figures
MC68HC908GP20Rev 2.1 Advance Information
Freescale Semiconductor 25
Figure Title Page
14-1 LVI Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . .201
14-2 LVI I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . .201
14-3 LVI Status Register (LVISR). . . . . . . . . . . . . . . . . . . . . . . .203
15-1 Monitor Mode Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . .207
15-2 Low-Voltage Monitor Mode Entry Flowchart . . . . . . . . . . .211
15-3 Monitor Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . .212
15-4 Break Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .212
15-5 Read Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .214
15-6 Write Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .214
15-7 Stack Pointer at Monitor Mode Entry . . . . . . . . . . . . . . . . .218
15-8 Monitor Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . .219
16-1 I/O Port Register Summary . . . . . . . . . . . . . . . . . . . . . . . .222
16-2 Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . .225
16-3 Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . .226
16-4 Port A I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .227
16-5 Port A Input Pullup Enable Register (PTAPUE). . . . . . . . .228
16-6 Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . .229
16-7 Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . .230
16-8 Port B I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .230
16-9 Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . .232
16-10 Data Direction Register C (DDRC). . . . . . . . . . . . . . . . . . .233
16-11 Port C I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .234
16-12 Port C Input Pullup Enable Register (PTCPUE). . . . . . . . .235
16-13 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . .236
16-14 Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . .238
16-15 Port D I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .239
16-16 Port D Input Pullup Enable Register (PTDPUE). . . . . . . . .240
16-17 Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . .241
16-18 Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . .242
16-19 Port E I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .243
18-1 SCI Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . .251
18-2 SCI I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . .252
18-3 SCI Data Formats. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .253