Datasheet

Table Of Contents
MC68HC908GP20Rev 2.1 Advance Information
Freescale Semiconductor 151
Advance Information MC68HC908GP20
Section 10. Central Processor Unit (CPU)
10.1 Contents
10.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
10.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .152
10.4 CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .152
10.4.1 Accumulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
10.4.2 Index Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
10.4.3 Stack Pointer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
10.4.4 Program Counter. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
10.4.5 Condition Code Register . . . . . . . . . . . . . . . . . . . . . . . . . .156
10.5 Arithmetic/Logic Unit (ALU) . . . . . . . . . . . . . . . . . . . . . . . . . .158
10.6 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
10.6.1 Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
10.6.2 Stop Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .159
10.7 CPU During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . .159
10.8 Instruction Set Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . .160
10.9 Opcode Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .167
10.2 Introduction
The M68HC08 CPU (central processor unit) is an enhanced and fully
object-code-compatible version of the M68HC05 CPU. The CPU08
Reference Manual (Freescale document order number CPU08RM/AD)
contains a description of the CPU instruction set, addressing modes,
and architecture.