Information

System Configuration
MPC8308 PowerQUICC II Pro Processor Reference Manual, Rev. 1
Freescale Semiconductor 5-23
4–5 eSDHC_C SD_DAT2 GTM1_TIN2 GPIO_22 00
SD_DAT 3 GTM1 _TG ATE 2 —GPIO_23
6–7 GPIO_A GPIO_0 TSEC2_COL 00
GPIO_1 TSEC2_TX_ER
GPIO_2 TSEC2_GTX_CLK
GPIO_3 TSEC2_RX_CLK
GPIO_4 TSEC2_RX_DV
GPIO_5 TSEC2_RXD[3]
GPIO_6 TSEC2_RXD[2]
GPIO_7 TSEC2_RXD[1]
GPIO_8 TSEC2_RXD[0]
GPIO_9 TSEC2_RX_ER
GPIO_11 TSEC2_TXD[3]
GPIO_12 TSEC2_TXD[2]
GPIO_13 TSEC2_TXD[1]
GPIO_14 TSEC2_TXD[0]
GPIO_15 TSEC2_TX_EN
8–9 GPIO_B GPIO_10 TSEC2_TX_CLK TSEC2_GTX_
CLK125
—00
10–11 IEEE1588_A
TSEC_TMR_GCLK 01
TSEC_TMR_PP[1]
TSEC_TMR_PP[2]
TSEC_TMR_PP[3] GPIO_13
TSEC_TMR_ALARM[1]
TSEC_TMR_ALARM[2] GPIO_14
TSEC_TMR_CLK GPIO_8
TSEC_TMR_TRIG[1] GPIO_11
TSEC_TMR_TRIG[2] GPIO_12
Table 5-26. SICRH Bit Settings (continued)
SICRH[Bits] Value 0b00 0b01 0b10 0b11
Reset
Value
Bits Group Pin Function 0 Pin Function 1 Pin Function 2 Pin Function 3