Datasheet

List of Figures
Technical Data MC68HC908LJ12Rev. 2.1
24 List of Figures Freescale Semiconductor
Figure Title Page
8-4 PLL Control Register (PCTL) . . . . . . . . . . . . . . . . . . . . . . . . .118
8-5 PLL Bandwidth Control Register (PBWCR) . . . . . . . . . . . . . .121
8-6 PLL Multiplier Select Register High (PMSH) . . . . . . . . . . . . .122
8-7 PLL Multiplier Select Register Low (PMSL) . . . . . . . . . . . . . .122
8-8 PLL VCO Range Select Register (PMRS) . . . . . . . . . . . . . . .123
8-9 PLL Reference Divider Select Register (PMDS) . . . . . . . . . .124
8-10 PLL Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .129
9-1 SIM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .133
9-2 SIM I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .134
9-3 CGM Clock Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
9-4 External Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
9-5 Internal Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .138
9-6 Sources of Internal Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . .138
9-7 POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
9-8 Interrupt Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
9-9 Interrupt Recovery Timing . . . . . . . . . . . . . . . . . . . . . . . . . . .142
9-10 Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
9-11 Interrupt Recognition Example . . . . . . . . . . . . . . . . . . . . . . . .144
9-12 Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . .145
9-13 Interrupt Status Register 2 (INT2). . . . . . . . . . . . . . . . . . . . . .147
9-14 Interrupt Status Register 3 (INT3). . . . . . . . . . . . . . . . . . . . . .147
9-15 Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .149
9-16 Wait Recovery from Interrupt or Break . . . . . . . . . . . . . . . . . .150
9-17 Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . .150
9-18 Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
9-19 Stop Mode Recovery from Interrupt or Break. . . . . . . . . . . . .151
9-20 SIM Break Status Register (SBSR) . . . . . . . . . . . . . . . . . . . .152
9-21 SIM Reset Status Register (SRSR) . . . . . . . . . . . . . . . . . . . .153
9-22 SIM Break Flag Control Register (SBFCR) . . . . . . . . . . . . . .154
10-1 Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
10-2 Low-Voltage Monitor Mode Entry Flowchart. . . . . . . . . . . . . .162
10-3 Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .163
10-4 Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .163
10-5 Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .165