Datasheet

MC68HC908LJ12Rev. 2.1 Technical Data
Freescale Semiconductor System Integration Module (SIM) 131
Technical Data — MC68HC908LJ12
Section 9. System Integration Module (SIM)
9.1 Contents
9.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .132
9.3 SIM Bus Clock Control and Generation . . . . . . . . . . . . . . . . .134
9.3.1 Bus Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
9.3.2 Clock Start-up from POR or LVI Reset. . . . . . . . . . . . . . . .135
9.3.3 Clocks in Stop Mode and Wait Mode . . . . . . . . . . . . . . . . .136
9.4 Reset and System Initialization. . . . . . . . . . . . . . . . . . . . . . . .136
9.4.1 External Pin Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
9.4.2 Active Resets from Internal Sources . . . . . . . . . . . . . . . . .137
9.4.2.1 Power-On Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .138
9.4.2.2 Computer Operating Properly (COP) Reset. . . . . . . . . .139
9.4.2.3 Illegal Opcode Reset . . . . . . . . . . . . . . . . . . . . . . . . . . .140
9.4.2.4 Illegal Address Reset . . . . . . . . . . . . . . . . . . . . . . . . . . .140
9.4.2.5 Low-Voltage Inhibit (LVI) Reset . . . . . . . . . . . . . . . . . . .140
9.4.2.6 Monitor Mode Entry Module Reset (MODRST) . . . . . . .140
9.5 SIM Counter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
9.5.1 SIM Counter During Power-On Reset . . . . . . . . . . . . . . . .141
9.5.2 SIM Counter During Stop Mode Recovery. . . . . . . . . . . . .141
9.5.3 SIM Counter and Reset States. . . . . . . . . . . . . . . . . . . . . .141
9.6 Exception Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
9.6.1 Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
9.6.1.1 Hardware Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . .144
9.6.1.2 SWI Instruction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .145
9.6.1.3 Interrupt Status Registers . . . . . . . . . . . . . . . . . . . . . . .145
9.6.1.4 Interrupt Status Register 1 . . . . . . . . . . . . . . . . . . . . . . .145
9.6.1.5 Interrupt Status Register 2 . . . . . . . . . . . . . . . . . . . . . . .147
9.6.1.6 Interrupt Status Register 3 . . . . . . . . . . . . . . . . . . . . . . .147
9.6.2 Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
9.6.3 Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148