Datasheet

List of Figures
Technical Data MC68HC908GR8 Rev 4.0
20 List of Figures MOTOROLA
7-4 PLL Control Register (PCTL) . . . . . . . . . . . . . . . . . . . . . . . . .115
7-5 PLL Bandwidth Control Register (PBWC) . . . . . . . . . . . . . . .118
7-6 PLL Multiplier Select Register High (PMSH) . . . . . . . . . . . . .119
7-7 PLL Multiplier Select Register Low (PMSL) . . . . . . . . . . . . . .120
7-8 PLL VCO Range Select Register (PMRS) . . . . . . . . . . . . . . .121
7-9 PLL Reference Divider Select Register (PMDS) . . . . . . . . . .122
7-10 PLL Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127
8-1 Configuration Register 2 (CONFIG2) . . . . . . . . . . . . . . . . . . .130
8-2 Configuration Register 1 (CONFIG1) . . . . . . . . . . . . . . . . . . .130
9-1 COP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
9-2 COP Control Register (COPCTL). . . . . . . . . . . . . . . . . . . . . .136
10-1 CPU registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .140
10-2 Accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
10-3 Index register (H:X). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
10-4 Stack pointer (SP). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
10-5 Program counter (PC). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
10-6 Condition code register (CCR) . . . . . . . . . . . . . . . . . . . . . . . .143
11-1 FLASH Control Register (FLCR) . . . . . . . . . . . . . . . . . . . . . .159
11-2 FLASH Programming Flowchart. . . . . . . . . . . . . . . . . . . . . . .164
11-3 FLASH Block Protect Register (FLBPR). . . . . . . . . . . . . . . . .165
11-4 FLASH Block Protect Start Address . . . . . . . . . . . . . . . . . . . .165
12-1 IRQ Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . .169
12-2 IRQ I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .169
12-3 IRQ Status and Control Register (INTSCR) . . . . . . . . . . . . . .172
13-1 Keyboard Module Block Diagram . . . . . . . . . . . . . . . . . . . . . .177
13-2 I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .177
13-3 Keyboard Status and Control Register (INTKBSCR) . . . . . . .181
13-4 Keyboard Interrupt Enable Register (INTKBIER) . . . . . . . . . .182
14-1 LVI Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . .185
14-2 LVI I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . .186
14-3 LVI Status Register (LVISR). . . . . . . . . . . . . . . . . . . . . . . . . .187
15-1 Monitor Mode Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .191
15-2 Low-Voltage Monitor Mode Entry Flowchart. . . . . . . . . . . . . .195
15-3 Monitor Data Format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
15-4 Break Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
15-5 Read Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .198
15-6 Write Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .198
15-7 Stack Pointer at Monitor Mode Entry . . . . . . . . . . . . . . . . . . .202
Frees
cale Semiconductor,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
nc...