Specifications

XIO3130
www.ti.com
SLLS693FMAY 2007REVISED JANUARY 2010
Table 2-2. XIO3130 Terminals Sorted Alphanumerically
Ball Signal Name Ball Signal Name Ball Signal Name Ball Signal Name Ball Signal Name
A01 DN3_PERST C13 VDD15 F11 VSSA(2) J08 VSS M06 VDDA15(3)
A02 DN2_PERST C14 VDD15 F12 VSSA(2) J09 VSS M07 VSSA(3)
A03 VDD33 D01 VSSDREF F13 DN2_PERp J10 VSS M08 VDDA15(3)
A04 VDD15 D02 REFR0 F14 DN2_PERn J11 VDDA15(2) M09 VSSA(3)
A05 VSSA(1) D03 VDDCOMBIO G01 UP_PETp J12 VDDA15(2) M10 GPIO8
A06 DN1_PERp D04 RSVD G02 UP_PETn J13 VSSA(2) M11 VDD15
A07 VDDA15(1) D05 VSS G03 VSSA(0) J14 DN2_REFCKOn M12 VDD15
A08 DN1_PETp D06 VSS G04 VDDA15(0) K01 VSSA(0) M13 GPIO6
A09 DN1_REFCKOp D07 VDDA15(1) G05 VSS K02 VSS M14 GPIO15
A10 VSSA(1) D08 VDDA15(1) G06 VSS K03 VDDA15(0) N01 VDD33
A11 VDD33 D09 VDDA15(1) G07 VSS K04 VDD15 N02 CLKREQ_UP
A12 GPIO2 D10 VSS G08 VSS K05 VSS N03 GPIO9
A13 RSVD D11 VSS G09 VSS K06 VSS N04 DN3_DPSTRP
A14 GPIO12 D12 VDD33 G10 VSS K07 VSS N05 VSSA(3)
B01 UP_PERST D13 SDA G11 VDDA15(2) K08 VSS N06 VSSA(3)
B02 VDD15 D14 GPIO4 G12 VDDA15(2) K09 VSS N07 DN3_PETp
B03 VDD15 E01 VAUX33REF G13 VDD15 K10 VSS N08 VDD15
B04 VDD33 E02 VDD33REF G14 VSSA(2) K11 VSS N09 DN3_PERp
B05 DN1_PERST E03 REFR1 H01 VSSA(0) K12 VDD33 N10 VDD15
B06 DN1_PERn E04 VSSAREF H02 VDDA15(0) K13 VSSA(2) N11 GPIO11
B07 VDD15 E05 VSS H03 VDD15 K14 DN2_REFCKOp N12 GPIO14
B08 DN1_PETn E06 VSS H04 VDDA15(0) L01 UP_REFCKIp N13 VDD15
B09 DN1_REFCKOn E07 VSS H05 VSS L02 UP_REFCKIn N14 VDD15
B10 VDD15 E08 VSS H06 VSS L03 GPIO18 P01 RSVD
B11 GPIO1 E09 VSS H06 VSS L04 VSS P02 GPIO10
B12 RSVD E10 VSS H07 VSS L05 VSS P03 VDD15
B13 GPIO13 E11 VSS H08 VSS L06 VDDA15(3) P04 VDD15
B14 SCL E12 VSS H09 VSS L07 VDDA15(3) P05 DN3_REFCKOp
C01 VDDCOMB15 E13 VDD15 H10 VSS L08 VDDA15(3) P06 DN3_REFCKOn
C02 GRST E14 VSSA(2) H11 VDDA15(2) L09 VSSA(3) P07 DN3_PETn
C03 WAKE F01 VDD15 H12 VSSA(2) L10 VSS P08 VSSA(3)
C04 RSVD F02 VDD15 H13 DN2_PETp L11 VSS P09 DN3_PERn
C05 VDD15 F03 VDD15REF H14 DN2_PETn L12 GPIO5 P10 VSSA(3)
C06 GPIO0 F04 VDDCOMB33 J01 UP_PERp L13 DN2_DPSTRP P11 VDD33
C07 VSSA(1) F05 VSS J02 UP_PERn L14 VDD15 P12 GPIO16
C08 VSSA(1) F06 VSS J03 VDDA33 M01 VDD15 P13 GPIO7
C09 VSSA(1) F07 VSS J04 VDDA15(0) M02 VDD15 P14 VDD15
C10 DN1_DPSTRP F08 VSS J05 VSS M03 GPIO17
C11 VDD15 F09 VSS J06 VSS M04 VDD33
C12 GPIO3 F10 VSS J07 VSS M05 VSS
Copyright © 2007–2010, Texas Instruments Incorporated Introduction 15
Submit Documentation Feedback
Product Folder Link(s): XIO3130