Datasheet
2015 Microchip Technology Inc. Preliminary DS60001320B-page 291
PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family
14.2 Timer2-Timer9 Control Registers
TABLE 14-1: TIMER2 THROUGH TIMER9 REGISTER MAP
Virtual Address
(BF84_#)
Register
Name
(1)
Bit Range
Bits
All Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
0200 T2CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> T32 — TCS — 0000
0210 TMR2
31:16 — — — — — — — — — — — — — — — — 0000
15:0 TMR2<15:0> 0000
0220 PR2
31:16 — — — — — — — — — — — — — — — — 0000
15:0 PR2<15:0> FFFF
0400 T3CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> — — TCS — 0000
0410 TMR3
31:16 — — — — — — — — — — — — — — — — 0000
15:0 TMR3<15:0> 0000
0420 PR3
31:16 — — — — — — — — — — — — — — — — 0000
15:0 PR3<15:0> FFFF
0600 T4CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> T32 — TCS — 0000
0610 TMR4
31:16 — — — — — — — — — — — — — — — — 0000
15:0 TMR4<15:0> 0000
0620 PR4
31:16 — — — — — — — — — — — — — — — — 0000
15:0 PR4<15:0> FFFF
0800 T5CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> — — TCS — 0000
0810 TMR5
31:16 — — — — — — — — — — — — — — — — 0000
15:0 TMR5<15:0> 0000
0820 PR5
31:16 — — — — — — — — — — — — — — — — 0000
15:0 PR5<15:0> FFFF
0A00 T6CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> T32 — TCS — 0000
0A10 TMR6
31:16 — — — — — — — — — — — — — — — — 0000
15:0 TMR6<15:0> 0000
0A20 PR6
31:16 — — — — — — — — — — — — — — — — 0000
15:0 PR6<15:0> FFFF
0C00 T7CON
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL — — — — — TGATE TCKPS<2:0> — — TCS — 0000
Legend: x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Note 1: All registers in this table have corresponding CLR, SET and INV registers at their virtual addresses, plus offsets of 0x4, 0x8 and 0xC, respectively. See Section 12.3 “CLR, SET, and INV Registers” for
more information.