Datasheet
2015 Microchip Technology Inc. Preliminary DS60001320B-page 273
PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family
TABLE 12-19: PORTJ REGISTER MAP FOR 124-PIN DEVICES ONLY
Virtual Address
(BF86_#)
Register
Name
(1)
Bit Range
Bits
All
Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
0800 ANSELJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — ANSJ11 — ANSJ9 ANSJ8 — — — — — — — — 0B00
0810 TRISJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — TRISJ11 — TRISJ9 TRISJ8 — — — TRISJ4 — TRISJ2 TRISJ1 TRISJ0 0B17
0820 PORTJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — RJ11 — RJ9 RJ8 — — — RJ4 — RJ2 RJ1 RJ0 xxxx
0830 LATJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — LATJ11 — LATJ9 LATJ8 — — — LATJ4 — LATJ2 LATJ1 LATJ0 xxxx
0840 ODCJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — ODCJ11 — ODCJ9 ODCJ8 — — — ODCJ4 — ODCJ2 ODCJ1 ODCJ0 0000
0850 CNPUJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — CNPUJ11 — CNPUJ9 CNPUJ8 — — — CNPUJ4 — CNPUJ2 CNPUJ1 CNPUJ0 0000
0860 CNPDJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — CNPDJ11 — CNPDJ9 CNPDJ8 — — — CNPDJ4 — CNPDJ2 CNPDJ1 CNPDJ0 0000
0870 CNCONJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL —
EDGE
DETECT
— — — — — — — — — — — 0000
0880 CNENJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 CNENJ11 CNENJ9 CNENJ8 CNENJ4 CNENJ2 CNENJ1 CNENJ0 0000
0890 CNSTATJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — —
CN
STATJ11
—
CN
STATJ9
CN
STATJ8
— — —
CN
STATJ4
—
CN
STATJ2
CN
STATJ1
CN
STATJ0
0000
08A0 CNNEJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — CNNEJ11 — CNNEJ9 CNNEJ8 — — — CNNEJ4 — CNNEJ2 CNNEJ1 CNNEJ0 0000
08B0 CNFJ
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — CNFJ11 — CNFJ9 CNFJ8 — — — CNFJ4 CNFJ2 CNFJ1 CNFJ0 0000
Legend: x = Unknown value on Reset; — = Unimplemented, read as ‘0’; Reset values are shown in hexadecimal.
Note 1: All registers in this table have corresponding CLR, SET and INV registers at its virtual address, plus an offset of 0x4, 0x8, and 0xC, respectively. See Section 12.3 “CLR, SET, and INV Registers” for
more information.