Datasheet
2015 Microchip Technology Inc. Preliminary DS60001320B-page 177
PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family
TABLE 10-3: DMA CHANNEL 0 THROUGH CHANNEL 7 REGISTER MAP
Virtual Address
(BF81_#)
Register
Name
(1)
Bit Range
Bits
All Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
1060 DCH0CON
31:16 CHPIGN<7:0>
— — — — — — — — 0000
15:0 CHBUSY
— CHPIGNEN — CHPATLEN — — CHCHNS CHEN CHAED CHCHN CHAEN — CHEDET CHPRI<1:0> 0000
1070
DCH0ECON
31:16 — — — — — — — — CHAIRQ<7:0> 00FF
15:0
CHSIRQ<7:0> CFORCE CABORT PATEN SIRQEN AIRQEN — — — FF00
1080 DCH0INT
31:16 — — — — — — — — CHSDIE CHSHIE CHDDIE CHDHIE CHBCIE CHCCIE CHTAIE CHERIE 0000
15:0
— — — — — — — — CHSDIF CHSHIF CHDDIF CHDHIF CHBCIF CHCCIF CHTAIF CHERIF 0000
1090 DCH0SSA
31:16
CHSSA<31:0>
0000
15:0 0000
10A0 DCH0DSA
31:16
CHDSA<31:0>
0000
15:0 0000
10B0 DCH0SSIZ
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHSSIZ<15:0> 0000
10C0 DCH0DSIZ
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHDSIZ<15:0> 0000
10D0 DCH0SPTR
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHSPTR<15:0> 0000
10E0 DCH0DPTR
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHDPTR<15:0> 0000
10F0 DCH0CSIZ
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHCSIZ<15:0> 0000
1100 DCH0CPTR
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHCPTR<15:0> 0000
1110 DCH0DAT
31:16
— — — — — — — — — — — — — — — — 0000
15:0 CHPDAT<15:0> 0000
1120 DCH1CON
31:16
CHPIGN<7:0>
— — — — — — — — 0000
15:0 CHBUSY
— CHPIGNEN — CHPATLEN — — CHCHNS CHEN CHAED CHCHN CHAEN — CHEDET CHPRI<1:0> 0000
1130 DCH1ECON
31:16
— — — — — — — — CHAIRQ<7:0> 00FF
15:0 CHSIRQ<7:0> CFORCE CABORT PATEN SIRQEN AIRQEN — — — FF00
1140 DCH1INT
31:16
— — — — — — — — CHSDIE CHSHIE CHDDIE CHDHIE CHBCIE CHCCIE CHTAIE CHERIE 0000
15:0 — — — — — — — — CHSDIF CHSHIF CHDDIF CHDHIF CHBCIF CHCCIF CHTAIF CHERIF 0000
1150 DCH1SSA
31:16
CHSSA<31:0>
0000
15:0 0000
1160 DCH1DSA
31:16
CHDSA<31:0>
0000
15:0 0000
Legend: x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Note 1: All registers in this table have corresponding CLR, SET and INV registers at their virtual addresses, plus offsets of 0x4, 0x8 and 0xC, respectively. See Section 12.3 “CLR, SET, and INV Registers” for
more information.