Datasheet
© 2010 Microchip Technology Inc. DS61156D-page 67
PIC32MX5XX/6XX/7XX
TABLE 4-11: I2C1, I2C1A, I2C2A AND I2C3A REGISTER MAP
(1)
Virtual Address
(BF80_#)
Register
Name
Bit Range
Bits
All Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
5000 I2C1ACON
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ON FRZ SIDL SCLREL STRICT A10M DISSLW SMEN GCEN STREN ACKDT ACKEN RCEN PEN RSEN SEN 0000
5010 I2C1ASTAT
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ACKSTAT TRSTAT
— — — BCL GCSTAT ADD10 IWCOL I2COV D/A P S R/W RBF TBF 0000
5020 I2C1AADD
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — ADD<9:0> 0000
5030 I2C1AMSK
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — MSK<9:0> 0000
5040 I2C1ABRG
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — I2C1ABRG<11:0> 0000
5050 I2C1ATRN
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — — — I2CT1ADATA<7:0> 0000
5060 I2C1ARCV
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — — — I2CR1ADATA<7:0> 0000
5100 I2C2ACON
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ON FRZ SIDL SCLREL STRICT A10M DISSLW SMEN GCEN STREN ACKDT ACKEN RCEN PEN RSEN SEN 0000
5110 I2C2ASTAT
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ACKSTAT TRSTAT
— — — BCL GCSTAT ADD10 IWCOL I2COV D/A P S R/W RBF TBF 0000
5120 I2C2AADD
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — ADD<9:0> 0000
5130 I2C2AMSK
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — MSK<9:0> 0000
5140 I2C2ABRG
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — I2C2ABRG<11:0> 0000
5150 I2C2ATRN
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — — — I2CT2ADATA<7:0> 0000
5160 I2C2ARCV
31:16
— — — — — — — — — — — — — — — — 0000
15:0
— — — — — — — — I2CR2ADATA<7:0> 0000
5200 I2C3ACON
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ON FRZ SIDL SCLREL STRICT A10M DISSLW SMEN GCEN STREN ACKDT ACKEN RCEN PEN RSEN SEN 0000
5210 I2C3ASTAT
31:16
— — — — — — — — — — — — — — — — 0000
15:0 ACKSTAT TRSTAT
— — — BCL GCSTAT ADD10 IWCOL I2COV D/A P S R/W RBF TBF 0000
Legend: x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Note 1: All registers in this table except I2CxRCV have corresponding CLR, SET and INV registers at their virtual addresses, plus offsets of 0x4, 0x8 and 0xC, respectively. See Section 12.1.1 “CLR, SET and INV
Registers” for more information.