Datasheet
© 2010 Microchip Technology Inc. DS61156D-page 59
PIC32MX5XX/6XX/7XX
10E0 IPC5
31:16
— — —
SPI1IP<2:0> SPI1IS<1:0>
— — —
OC5IP<2:0> OC5IS<1:0> 0000
15:0
— — — IC5IP<2:0> IC5IS<1:0> — — — T5IP<2:0> T5IS<1:0> 0000
10F0 IPC6
31:16
— — — AD1IP<2:0> AD1IS<1:0> — — — CNIP<2:0> CNIS<1:0> 0000
— — — I2C1IP<2:0> I2C1IS<1:0> — — —
U1AIP<2:0> U1AIS<1:0>
000015:0 SPI1AIP<2:0> SPI1AIS<1:0>
I2C1AIP<2:0> I2C1AIS<1:0>
1100 IPC7
— — —
U2AIP<2:0> U2AIS<1:0>
— — — CMP2IP<2:0> CMP2IS<1:0> 000031:16 SPI2AIP<2:0> SPI2AIS<1:0>
I2C2AIP<2:0> I2C2AIS<1:0>
15:0
— — — CMP1IP<2:0> CMP1IS<1:0> — — — PMPIP<2:0> PMPIS<1:0> 0000
1110 IPC8
31:16
— — — RTCCIP<2:0> RTCCIS<1:0> — — — FSCMIP<2:0> FSCMIS<1:0> 0000
— — — I2C2IP<2:0> I2C2IS<1:0> — — —
U3AIP<2:0> U3AIS<1:0>
000015:0 SPI3AIP<2:0> SPI3AIS<1:0>
I2C3AIP<2:0> I2C3AIS<1:0>
1120 IPC9
31:16
— — — DMA3IP<2:0> DMA3IS<1:0> — — — DMA2IP<2:0> DMA2IS<1:0> 0000
15:0
— — — DMA1IP<2:0> DMA1IS<1:0> — — — DMA0IP<2:0> DMA0IS<1:0> 0000
1130 IPC10
31:16
— — — DMA7IP<2:0> DMA7IS<1:0> — — — DMA6IP<2:0> DMA6IS<1:0> 0000
15:0
— — — DMA5IP<2:0> DMA5IS<1:0> — — — DMA4IP<2:0> DMA4IS<1:0> 0000
1140 IPC11
31:16
— — — — — — — — — — — CAN1IP<2:0> CAN1IS<1:0> 0000
15:0
— — — USBIP<2:0> USBIS<1:0> — — — FCEIP<2:0> FCEIS<1:0> 0000
1150 IPC12
31:16
— — — U3BIP<2:0> U3BIS<1:0> — — — U2BIP<2:0> U2BIS<1:0> 0000
15:0
— — — U1BIP<2:0> U1BIS<1:0> — — — — — — — — 0000
TABLE 4-5: INTERRUPT REGISTER MAP FOR PIC32MX575F512L AND PIC32MX575F256L DEVICES
(1)
(CONTINUED)
Virtual Address
(BF88_#)
Register
Name
Bit Range
Bits
All Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
Legend: x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
Note 1: All registers in this table have corresponding CLR, SET and INV registers at their virtual addresses, plus offsets of 0x4, 0x8 and 0xC, respectively. See Section 12.1.1 “CLR, SET and INV Registers” for more
information.