Datasheet

...........continued
Offset Name Bit Pos.
0x7C
XDMAC_CDS_MSP
0
7:0 SDS_MSP[7:0]
15:8 SDS_MSP[15:8]
23:16 DDS_MSP[7:0]
31:24 DDS_MSP[15:8]
0x80 XDMAC_CSUS0
7:0 SUBS[7:0]
15:8 SUBS[15:8]
23:16 SUBS[23:16]
31:24
0x84 XDMAC_CDUS0
7:0 DUBS[7:0]
15:8 DUBS[15:8]
23:16 DUBS[23:16]
31:24
0x88
...
0x8F
Reserved
0x90 XDMAC_CIE1
7:0 ROIE WBIE RBIE FIE DIE LIE BIE
15:8
23:16
31:24
0x94 XDMAC_CID1
7:0 ROID WBEID RBEID FID DID LID BID
15:8
23:16
31:24
0x98 XDMAC_CIM1
7:0 ROIM WBEIM RBEIM FIM DIM LIM BIM
15:8
23:16
31:24
0x9C XDMAC_CIS1
7:0 ROIS WBEIS RBEIS FIS DIS LIS BIS
15:8
23:16
31:24
0xA0 XDMAC_CSA1
7:0 SA[7:0]
15:8 SA[15:8]
23:16 SA[23:16]
31:24 SA[31:24]
0xA4 XDMAC_CDA1
7:0 DA[7:0]
15:8 DA[15:8]
23:16 DA[23:16]
31:24 DA[31:24]
0xA8 XDMAC_CNDA1
7:0 NDA[5:0] NDAIF
15:8 NDA[13:6]
23:16 NDA[21:14]
31:24 NDA[29:22]
0xAC XDMAC_CNDC1
7:0 NDVIEW[1:0] NDDUP NDSUP NDE
15:8
23:16
31:24
0xB0 XDMAC_CUBC1
7:0 UBLEN[7:0]
15:8 UBLEN[15:8]
23:16 UBLEN[23:16]
31:24
0xB4 XDMAC_CBC1
7:0 BLEN[7:0]
15:8 BLEN[11:8]
23:16
31:24
0xB8 XDMAC_CC1
7:0 MEMSET SWREQ DSYNC MBSIZE[1:0] TYPE
15:8 DIF SIF DWIDTH[1:0] CSIZE[2:0]
23:16 WRIP RDIP INITD DAM[1:0] SAM[1:0]
31:24 PERID[6:0]
SAM E70/S70/V70/V71 Family
DMA Controller (XDMAC)
© 2019 Microchip T
echnology Inc.
Datasheet
DS60001527D-page 468