Datasheet
© 2007 Microchip Technology Inc. DS41250F-page 5
PIC16F913/914/916/917/946
TABLE 2: PIC16F913/916 28-PIN (PDIP, SOIC, SSOP) SUMMARY
I/O Pin A/D LCD Comparators Timers CCP AUSART SSP Interrupt Pull-Up Basic
RA0 2 AN0 SEG12 C1- — — — — — — —
RA1 3 AN1 SEG7 C2- — — — — — — —
RA2 4 AN2/VREF- COM2 C2+ — — — — — — —
RA3 5
AN3/V
REF+
SEG15/
COM3
C1+ — — — — — —
—
RA4 6 — SEG4 C1OUT T0CKI — — — — — —
RA5 7 — SEG5 C2OUT — — — SS
—— —
RA6 10 — — — T1OSO — — — — — OSC2/CLKOUT
RA7 9 — — — T1OSI — — — — — OSC1/CLKIN
RB0 21 — SEG0 — — — — — INT Y —
RB1 22 — SEG1 — — — — — — Y —
RB2 23 — SEG2 — — — — — — Y —
RB3 24 — SEG3 — — — — — — Y —
RB4 25 — COM0 — — — — — IOC Y —
RB5 26 — COM1 — — — — — IOC Y —
RB6 27 — SEG14 — — — — — IOC Y ICSPCLK/ICDCK
RB7 28 — SEG13 — — — — — IOC Y ICSPDAT/ICDDAT
RC0 11 — VLCD1 — — — — — — — —
RC1 12 — VLCD2 — — — — — — — —
RC2 13 — VLCD3 — — — — — — — —
RC3 14 — SEG6 — — — — — — — —
RC4 15 — SEG11 — T1G — — SDO — — —
RC5 16 — SEG10 — T1CKI CCP1 — — — — —
RC6 17 — SEG9 — — — TX/CK SCK/SCL — — —
RC7 18 — SEG8 — — — RX/DT SDI/SDA — — —
RE3 1 — — — — — — — — Y
(1)
MCLR/VPP
—20————————— VDD
— 8 — — — — — — — — — VSS
—19————————— VSS
Note 1: Pull-up enabled only with external MCLR configuration.