Datasheet

Table Of Contents
2011-2013 Microchip Technology Inc. DS41458C-page 5
PIC16(L)F1526/7
TABLE 1: 64-PIN DEVICE ALLOCATION TABLE (PIC16(L)F1526/7)
I/O
64-Pin TQFP, QFN
ADC
Timers
CCP
USART
SSP
Interrupt
Pull-up
Basic
RA0 24 AN0
RA1 23 AN1
RA2 22 AN2
RA3 21 AN3 VREF+
RA4 28 T0CKI
RA5 27 AN4 T3G
RA6 40 OSC2/CLKOUT
RA7 39 OSC1/CLKIN
RB0 48 AN17 INT/
IOC
Y
RB1 47 AN18 IOC Y
RB2 46 AN19 IOC Y
RB3 45 AN20 IOC Y
RB4 44 AN21 T3CKI
(1)
IOC Y
RB5 43 AN22 T1G/T3CKI IOC Y
RB6 42 IOC Y ICSPCLK/ICDCLK
RB7 37 IOC Y ICSPDAT/ICDDAT
RC0 30 SOSCO/T1CKI
RC1 29 SOSCI CCP2
RC2 33 CCP1
RC3 34 SCK1/SCL1
RC4 35 SDI1/SDA1
RC5 36 SDO1
RC6 31 TX1/CK1
RC7 32 RX1/DT1
RD0 58 AN23 Y
RD1 55 AN24 T5CKI Y
RD2 54 AN25 Y
RD3 53 AN26 Y
RD4 52 SDO2 Y
RD5 51 SDI2, SDA2 Y
RD6 50 SCK2, SCL2 Y
RD7 49 SS2 —Y
RE0 2 AN27 Y
RE1 1 AN28 Y
RE2 64 AN29 CCP10 Y
RE3 63 CCP9 Y
RE4 62 CCP8 Y
RE5 61 CCP7 Y
RE6 60 CCP6 Y
Note 1: Alternate pin function selected with the APFCON (Register 12-1) register.
2: Weak pull-up is always enabled when MCLR
is enabled, otherwise the pull-up is under user control.