Datasheet
2011 Microchip Technology Inc. Preliminary DS41586A-page 6
PIC16(L)F1507
TABLE 1: 20-PIN ALLOCATION TABLE (PIC16(L)F1507)
I/O
20-Pin PDIP/SOIC/SSOP
20-Pin QFN
A/D
Reference
CWG
NCO
CLC
Timers
PWM
Interrupt
Pull-up
Basic
RA0 19 16 AN0 — — — — — — IOC Y ICSPDAT
RA1 18 15 AN1 VREF+ — — — — — IOC Y ICSPCLK
RA2 17 14 AN2 — CWG1FLT — CLC1
(1)
T0CKI PWM3 INT/
IOC
Y —
RA3 4 1 — — — — CLC1IN0 — — IOC Y MCLR
VPP
RA4 3 20 AN3 — — — — T1G — IOC Y CLKOUT
RA5 2 19 — — — NCO1CLK — T1CKI — IOC Y CLKIN
RB4 13 10 AN10 — — — — — — IOC Y —
RB5 12 9 AN11 — — — — — — IOC Y —
RB6 11 8 — — — — — — — IOC Y —
RB7 10 7 — — — — — — — IOC Y —
RC0 16 13 AN4 — — — CLC2 — — — — —
RC1 15 12 AN5 — — NCO1
(1)
— — PWM4 — — —
RC2 14 11 AN6 — — — — — — — — —
RC3 7 4 AN7 — — — CLC2IN0 — PWM2 — — —
RC4 6 3 — — CWG1B — CLC2IN1 — — — — —
RC5 5 2 — — CWG1A — CLC1
(2)
— PWM1 — — —
RC6 8 5 AN8 — — NCO1
(2)
— — — — — —
RC7 9 6 AN9 — — — CLC1IN1 — — — — —
VDD 1 18 — — — — — — — — — VDD
VSS 20 17 — — — — — — — — — VSS
Note 1: Default location for peripheral pin function. Alternate location can be selected using the APFCON register.
2: Alternate location for peripheral pin function selected by the APFCON register.