Datasheet
© 2011 Microchip Technology Inc. DS70118J-page 55
dsPIC30F2010
TABLE 8-1: dsPIC30F2010 PORT REGISTER MAP
TABLE 8-2: INPUT CHANGE NOTIFICATION REGISTER MAP (BITS 15-0)
SFR Name Addr. Bit 15 Bit 14 Bit 13 Bit 12 Bit 11 Bit 10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Reset State
TRISB 02C6
— — — — — — — — — —
TRISB5 TRISB4 TRISB3 TRISB2 TRISB1 TRISB0
0000 0000 0011 1111
PORTB 02C8
— — — — — — — — — —
RB5 RB4 RB3 RB2 RB1 RB0
0000 0000 0000 0000
LATB 02CA
— — — — — — — — — —
LATB5 LATB4 LATB3 LATB2 LATB1 LATB0
0000 0000 0000 0000
TRISC 02CC TRISC15 TRISC14 TRISC13
— — — — — — — — — — — — — 1110 0000 0000 0000
PORTC 02CE RC15 RC14 RC13
— — — — — — — — — — — — — 0000 0000 0000 0000
LATC 02D0 LATC15 LATC14 LATC13
— — — — — — — — — — — — — 0000 0000 0000 0000
TRISD 02D2
— — — — — — — — — — — — — —
TRISD1 TRISD0
0000 0000 0000 0111
PORTD 02D4
— — — — — — — — — — — — — —
RD1 RD0
0000 0000 0000 0000
LATD 02D6
— — — — — — — — — — — — — —
LATD1 LATD0
0000 0000 0000 0000
TRISE 02D8
— — — — — — —
TRISE8
— —
TRISE5 TRISE4 TRISE3 TRISE2 TRISE1 TRISE0
0000 0001 0011 1111
PORTE 02DA
— — — — — — —
RE8
— —
RE5 RE4 RE3 RE2 RE1 RE0
0000 0000 0000 0000
LATE 02DC
— — — — — — —
LATE8
— —
LATE5 LATE4 LATE3 LATE2 LATE1 LATE0
0000 0000 0000 0000
TRISF 02DE
— — — — — — — — — — — —
TRISF3 TRISF2
— — 0000 0000 0000 1100
PORTF 02E0
— — — — — — — — — — — —
RF3 RF2
— — 0000 0000 0000 0000
LATF 02E2
— — — — — — — — — — — —
LATF3 LATF2
— — 0000 0000 0000 0000
Legend: — = unimplemented bit, read as ‘0’
Note: Refer to the “dsPIC30F Family Reference Manual” (DS70046) for descriptions of register bit fields.
SFR Name Addr. Bit 15 Bit 14 Bit 13 Bit 12 Bit 11 Bit 10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Reset State
CNEN1 00C0 CN15IE CN14IE CN13IE CN12IE CN11IE CN10IE CN9IE CN8IE CN7IE CN6IE CN5IE CN4IE CN3IE CN2IE CN1IE CN0IE
0000 0000 0000 0000
CNEN2 00C2
— — — — — — — — — —
CN21IE CN20IE CN19IE CN18IE CN17IE CN16IE
0000 0000 0000 0000
CNPU1 00C4 CN15PUE CN14PUE CN13PUE CN12PUE CN11PUE CN10PUE CN9PUE CN8PUE CN7PUE CN6PUE CN5PUE CN4PUE CN3PUE CN2PUE CN1PUE CN0PUE
0000 0000 0000 0000
CNPU2 00C6
— — — — — — — — — —
CN21PUE CN20PUE CN19PUE CN18PUE CN17PUE CN16PUE
0000 0000 0000 0000
Legend: — = unimplemented bit, read as ‘0’
Note: Refer to the “dsPIC30F Family Reference Manual” (DS70046) for descriptions of register bit fields.