Datasheet
DS26514 4-Port T1/E1/J1 Transceiver
19-5856; Rev 4; 5/11 29 of 305
user must configure the SPI_CPOL and SPI_CPHA pins to describe which type of clock that the master device is
providing.
Figure 9-1. SPI Serial Port Access for Read Mode, SPI_CPOL = 0, SPI_CPHA = 0
1
A7
A13
A12
A11
A10
A9
A8
D7
D6
D5
D4
D3
D2
D1
D0
LSB
MSB
LSB
MSB
SPI_SCLK
CSB
SPI_MOSI
SPI_MISO
B
A6
A5
A4
A3
A2
A1
LSB
MSB
A0
Figure 9-2. SPI Serial Port Access for Read Mode, SPI_CPOL = 1, SPI_CPHA = 0
SPI_SCLK
1
A7
A13
A12
A11
A10
A9
A8
D7
D6
D5
D4
D3
D2
D1
D0
LSB
MSB
LSB
MSB
SPI_MOSI
SPI_MISO
B
A6
A5
A4
A3
A2
A1
LSB
MSB
A0
CSB
Figure 9-3. SPI Serial Port Access for Read Mode, SPI_CPOL = 0, SPI_CPHA = 1
SPI_SCLK
CSB
1
A7
A13
A12
A11
A10
A9
A8
D7
D6
D5
D4
D3
D2
D1
D0
LSB
MSB
LSB
MSB
SPI_MOSI
SPI_MISO
B
A6
A5
A4
A3
A2
A1
LSB
MSB
A0
Figure 9-4. SPI Serial Port Access for Read Mode, SPI_CPOL = 1, SPI_CPHA = 1
SPI_SLCK
CSB
1
A7
A13
A12
A11
A10
A9
A8
D7
D6
D5
D4
D3
D2
D1
D0
LSB
MSB
LSB
MSB
SPI_MOSI
SPI_MISO
B
A6
A5
A4
A3
A2
A1
LSB
MSB
A0
Figure 9-5. SPI Serial Port Access for Write Mode, SPI_CPOL = 0, SPI_CPHA = 0










