Datasheet

6
LTC1590
W
IDAGRA
B
L
O
C
K
D
IN
CLK
CS/LD
1
2
3
4
56789101112131415161718192021222324
DAC B INPUTDAC A INPUT
LTC1590 • TD
D11 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0D10 D11 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0D10
(UPDATE DAC OUTPUT)
(ENABLE CLOCK)
OPERATING SEQUENCE
MSB MSBLSB LSB
TIMING DIAGRAMS
WUW
40k
10k
40k
20k
40k
20k
40k
20k
40k40k40k
DECODER
D11
(MSB)
D10 D9 D8 D0
(LSB)
LOAD
V
REF B
R
FB B
OUT1 B
D
OUT
12
OUT2 B4
OUT1 A6
OUT2 A5
R
FB A
8
3
2
1590 • BD
DAC REGISTER B
14
1
CLK
11
CS/LD
9
V
REF A
13
D
IN
DAC B
DAC A
12
12
16 10 7
V
CC
DGND AGND
CLK
OUT
INPUT 24-BIT SHIFT REGISTER
IN