Datasheet

14
LTC1605
1605fc
Figure 15. LTC1605 Suggested Evaluation Circuit Schematic
D15
+
3
U6A
74HC221
A
B
Q
Q
CEXT
R21, 2k
RCEXT
15
1
2
4
13
CLK
1605_07d.eps
D15
D14
U1
LTC1605
D13
D12
D11
C5
0.1µF
R19
33.2k
1%
C3
0.1µF
C16
1000pF
C4
2.2µF
C2
2.2µF
EXT INTV
REF
JP1
C17
10µF
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
6
7
8
9
10
11
12
13
15
16
17
18
19
20
21
D0
D15 D15
D14
D13
D12
D11
D10
D9
D8
2
3
4
5
6
7
8
9
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
4
R20
1K
3
U4B
74HC04
65
U4C
74HC04
C1
15PF
22
1
2
3
4
5
14
23
24
25
26
27
28
V
IN
Q0
U2
74HC574
19
D0
Q1
18
D1
Q2
17
D2
Q3
16
D3
Q4
15
D4
Q5
14
D5
Q6
13
D6
Q7
12
12
U4A
74HC04
D7
1
OC
11
CLK
2
7
6
5
4
3
U7
74HC160
CLR
LOAD
RCO
15
2
3
JP3
1
EXT
CLK
INT
2
3
JP5
1
V
CC
CS
GND
ENP
10
ENT
QD
11
D
QC
12
C
QB
13
B
QA
14
A
2
U8
1MHz, OSC
OUT
3
GND
1
NA
E2
GND
V
IN
7V TO 15V
E1
U5
LT1121
D16
MBR0520
C6
22µF
10V
GND
13
2
V
IN
V
IN
4
U9
LT1019-2.5
TRIM
5
GND
1
NC1
2
INPUT
3
8
7
6
TEMP
NC2
HEATER
OUT
1
9
CLK
D0
D1
D2
D3
D4
D5
D6
D7
2
3
4
5
6
7
8
9
Q0
U3
74HC574
19
D0
Q1
18
D1
Q2
17
D2
Q3
16
D3
Q4
15
D4
Q5
14
D5
Q6
13
D6
Q7
12
D7
1
OC
11
CLK
AGND1
REF
CAP
AGND2
DGND
BYTE
R/C
CS
BUSY
V
ANA
V
DIG
C8
0.1µF
C7
10µF
V
KK
V
CC
V
KK
V
KK
V
DD
V
CC
R16
20
C9
0.1µF
C10
0.1µF
DIGITAL I.C. BYPASSING
C11
0.1µF
C12
0.1µF
V
CC
C13
0.1µF
C14
0.1µF
C15
10µF
2
3
JP4
1
REVERSE
BYTE
NORNAL
V
CC
V
CC
V
CC
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
GND
GND
CLK
D15
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
R8, 1.2k
D8
R9, 1.2k
D9
R10, 1.2k
D10
R11, 1.2k
D11
R12, 1.2k
D12
R13, 1.2k
D13
R14, 1.2k
D14
R15, 1.2k
R0, 1.2k
D0
R1, 1.2k
D1
R2, 1.2k
D2
R3, 1.2k
D3
R4, 1.2k
D4
R5, 1.2k
D5
R6, 1.2k
D6
R7, 1.2k
D7
JP2
LED
ENABLE
1011
U4E
74HC04
81
2
9
EXT_CLK
J1
1
2
A
IN
J2
R17
51
U4D
74HC04
R18
200
1%
APPLICATIONS INFORMATION
WUU
U