Specifications

Index-1
INDEX
A
APIC. . . . . . . . . . . . . . . . . . . . . . . 1, 2, 1, 6, 7, 9, 17
APIC ID. . . . . . . . . . . . . . . . . . . . . . . . . 3, 11, 14, 23
C
CPUID instruction
deterministic cache parameters leaf . . . . . . . . 21
D
DFR
Destination Format Register . . . . . . . . . 3, 12, 18
E
EOI
End Of Interrupt register. . . . . . . . . . . 1, 4, 7, 15
ESR
Error Status Register . . . . . . . . . . . . . . . . . . 5, 7
I
ICR
Interrupt Command Register . . . 3, 13, 14, 15, 18
Initial APIC ID . . . . . . . . . . . . . . . . . . . . . . . . . . 3, 20
Interrupt Command Register. . . . . . . . . . . . . . . . . . 3
IRR
Interrupt Request Register . . . . . . . . . . 5, 15, 18
ISR
In Service Register . . . . . . . . . . . . . . 1, 4, 15, 18
I/O APIC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
L
LDR
Logical Destination Register . . . 3, 10, 11, 14, 18
Local APIC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2, 4
register address map . . . . . . . . . . . . . . . . . . . . 4
Local x2APIC . . . . . . . . . . . . 2, 1, 12, 15, 16, 17, 23
Local xAPIC . . . . . . . . . . . . . . . . . . . . . . . . . 1, 2, 15
Local xAPIC ID . . . . . . . . . . . . . . . . . . . . . . . . . 3, 18
Logical x2APIC ID . . . . . . . . . . . . . . . 3, 1, 10, 12, 14
Logical xAPIC ID . . . . . . . . . . . . . . . . . . . . . . 3, 1, 10
M
MSR
Model Specific Register . . . . . . . . . . . . . 1, 2, 3, 7
P
Physical xAPIC ID . . . . . . . . . . . . . . . . . . . . . 3, 1, 10
R
RsvdZ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3, 6