Hub Datasheet
Intel
®
E7505 Chipset MCH Datasheet 185
Ballout and Package Information
NOTES:
1. Signals marked with an “*” must have an accessible test point if XOR testing is implemented.
2. For AGP signals that have different names between AGP 2.0 and AGP 3.0, the name outside the parenthesis
is the AGP 2.0 signal name and the name inside the parenthesis is the AGP 3.0 signal name.
Figure 7-3. MCH Ballout (Right Half of Top View)
16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1
VSS WE_B# CAS_A# VSS DQ_B53 DQ_B54 VSS DQ_B55 MA_B13 VSS VSS DQS_B16 VSS DQ_B59
AN
RAS_B# WE_A# VSS DQ_B49 DQS_B6 VCCDDR DQ_B51 MA_A13 VSS DQ_B56 DQ_B61 VCCDDR DQ_B58 DQ_B63 VSS
AM
RAS_A# VSS DQ_B52 DQ_B48 VSS DQ_B50 Reserved VSS DQ_B60 DQ_B57 VSS DQS_B7 DQ_B62 VSS HI_B21 HI_B14
AL
VSS DQ_A52 DQ_A53 VCCDDR DQS_B15 CS_B1# VSS CS_B3# DQS_A7 VCCDDR
CMDCLK
_B7#
CMDCLK
_B7
VSS HI_B15 HI_B12 VSS
AK
VSS DQS_A6 VSS DQ_A54 CS_A1# VSS DQ_A61 DQS_A16 VSS
CMDCLK
_A7#
CMDCLK
_A7
VSS PSWING_B HI_B13 VCC
3
HI_B11
AJ
VSS VCCDDR DQS_A15 CS_B0# VSS DQ_A60 DQ_A57 VCCDDR
CS_B4# /
CMDCLK
_B6#
CS_B5# /
CMDCLK
_B6
VSS
PU
STRBS_B
PUSTRBF
_B
VSS HI_B9 HI_B10
AH
VSS DQ_A50 DQ_A55 VSS DQ_A56 DQ_A62 VSS
CS_A4# /
CMDCLK
_A6#
CS_A5# /
CMDCLK
_A6
VSS PREF_B HI_B17 VCC
3
HI_B18 HI_B1 VSS
AG
BA_B0 DQ_A49 VSS CS_A0# DQ_A58 VCCDDR CS_A2# CS_A3# VSS PRCOMP_B HI_B20 VSS HI_B16 HI_B6 VSS HI_B7
AF
BA_A0 DQ_A48 DQ_A51 CAS_B# DQ_A63 DQ_A59 CS_B2# VSS PSTRBS_B HI_B4 VCC
3
HI_B5 PSTRBF_B VSS HI_A9 PREF_A
AE
VCCDDR VSS VCCDDR VSS VCCDDR VSS VCC
3
HI_B8 HI_B0 VSS HI_B3 PSTRBF_0 VCC
3
HI_A2 PSWNG_A VSS
AD
VSS VCCDDR VSS VCCDDR VSS VCC
3
VSS HI_B2 VSS HI_A4 HI_A10 VSS HI_A3 HI_A1 VCC
3
PRCOMP
_A
AC
VSS VCC
3
VSS HI_A6 HI_A8 VCC
3
PSTRBS_0 HI_A0 VSS
GTRDY#
(GTRDY)
GSTOP#
(GSTOP)
AB
VCC
3
VSS HI_A7 HI_A5 VSS HI_A11 GPAR VSS GAD0
GDEVSEL#(
GDEVSEL)
VSS
AA
VCC
3
VSS VCC
3
Reserved VCC
3
GCLKIN VSS Reserved
GFRAME#
(GFRAME)
VSS GAD1 GAD2 VSS GAD3
Y
VSS VCC
3
VSS Reserved VSS VSS GAD8
GIRDY#
(GIRDY)
VCCAGP GAD6 GAD4 VSS GAD5 GAD7
W
VCC
3
VSS VCC
3
VSS VCCAGP
SERR#
(SERR)
GAD14 VSS GAD10 GAD9 VCCAGP
AD_STB0
(AD_STBF0)
AD_STB0#
(AD_STBS0)
VSS
V
VSS VCCAHI VSS VCCAGP VSS
GC/BE1#
(GC#/BE1)
VCCAGP GAD12 GAD11 VSS
PSWNG
_AGP1
PREF
_AGP0
VCCAGP
GC/BE0#
(GC#/BE0)
U
VCC
3
VSS VCC
3
VSS VCCAGP VSS
GC/BE2#
(GC#/BE2)
GAD13 VSS
PRCOMP_
AGP0
GAD21 VSS PREF_AGP1 GAD23
T
VSS VCC
3
VSS VCCAGP VSS GAD16 GAD15 VSS TESTSIG2* TESTSIG1* VSS
AD_STB1#
(AD_STBS1)
GC/BE3#
(GC#/BE3)
VSS
R
VCCAFSB VSS VCC
3
VSS VCCAGP GAD17 VSS GAD18 GAD20 VSS
PRCOMP
_AGP1
AD_STB1
(AD_STBF1)
VSS GAD25
P
VCCAGP VSS VSS GAD19 GAD22 VCCAGP
PSWNG
_AGP0
GAD24 VSS GAD28 GAD27
N
VSS VCCAGP
PIPE#
(DBI_HI)
DBI_LO VSS GAD31 GAD26 VCCAGP GAD29 GAD30 VSS
M
VSS VTT VSS VTT VSS VTT VSS Reserved VCCAGP
SBA6
(SBA6#)
SBA7
(SBA7#)
VSS
SBA5
(SBA5#)
SB_STB
(SB_STBF)
VCCAGP
SBA4
(SBA4#)
L
VTT VSS VTT VSS VTT VSS VTT VSS
GGNT#
(GGNT)
SBA0
(SBA0#)
VSS
WBF#
(WBF)
SBA2
(SBA2#)
VSS
SB_STB#
(SB_STBS)
SBA3
(SBA3#)
K
HCLKINN VSS VSS VSS HA18# HA19# VSS HA25# HA28# VSS
GREQ#
(GREQ)
ST2 VSS RBF# (RBF)
SBA1
(SBA1#)
VSS
J
DEFER# HA3# VSS HREQ2# HA17# VTT HA24# HADSTB1# VSS HA30# HA22# VTT BINIT# ST1 VSS ST0
H
HXSWNG VSS HREQ4# HREQ1# VSS HA7# HREQ0# VSS HA23# HA29# VSS HA34# CPURST# VSS VSS XORMODE#
G
VTT BPRI# RS1# VSS BREQ0# HA4# VTT HA9# HAVREF0 VSS HA21# HA26# VTT AP0# AP1# VSS
F
HDSTBP3# HITM# VSS RS2# RS0# VSS HREQ3# HA6# VSS HA11# HA20# VSS HA35# HA31# VSS RSP#
E
HD53# VTT HD57# HIT# VSS HTRDY# DEP1# VTT HA5# HA8# VSS HA16# HA27# VTT HAVREF1 XERR#
D
VSS DINV3# HD56# VSS HD59# HXRCOMP VSS DEP0# DEP2# VSS HADSTB0# HA12# VSS HA33# HA32# VSS
C
HD55# HD62# VTT HD58# HD60# VSS BNR# CCVREF VTT DBSY# DEP3# VSS HA13# HA14# VTT
B
HD54# VSS HD61# HD63# VSS HDVREF3 ADS# VSS DRDY# HLOCK# VSS HA15# HA10# VSS
A
16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1