Datasheet

Processor Ball and Package Information
Intel
®
Xeon
®
and Intel
®
Core™ Processors For Communications Infrastructure
May 2012 Datasheet - Volume 1 of 2
Document Number: 327405
-001 143
Figure 10-2. Ball Map (Bottom View, Upper Right Side)
W Y AA AB AC AD AE AF AG AH AJ AK AL AM AN AP AR AT
DMI_TX
[3]
VCCIO VCCIO VSS
SB_DQ[
1]
SB_DQ[
6]
VSS
SA_DQ[
1]
SA_DQ[
6]
VSS
SA_DQ[
9]
SA_DQ[
14]
VSS
SB_DQ[
20]
VSS VSS
1
VSS VCCIO VCCIO VSS
SB_DQ[
5]
SB_DQ[
7]
VSS
SA_DQ[
5]
SA_DQ[
7]
VSS
SA_DQ[
8]
SA_DQ[
15]
VSS
SB_DQ[
17]
SB_DQ[
22]
VSS VSS
2
VSS VCCIO VCCIO VSS
SB_DQ[
0]
SB_DQ[
2]
VSS
SA_DQ[
0]
SA_DQ[
2]
VSS
SA_DQ[
13]
SA_DQ[
10]
VSS
SB_DQ[
16]
SB_DQ[
23]
SB_DQ[
18]
VSS VSS
3
VSS VCCIO VCCIO VSS
SB_DQ[
4]
SB_DQ[
3]
VSS
SA_DQ[
4]
SA_DQ[
3]
VSS
SA_DQ[
12]
SA_DQ[
11]
VSS
SB_DQ
S#[2]
SB_DQ
S[2]
VSS VCCPLL VCCPLL
4
DMI_RX
#[3]
VCCIO VCCIO VSS
SB_DQ
S#[0]
SB_DQ
S[0]
VSS
SA_DQ
S#[0]
SA_DQ
S[0]
VSS
SA_DQ
S#[1]
SA_DQ
S[1]
VSS
SB_DQ[
21]
SB_DQ[
19]
VSS VCCPLL VCCPLL
5
VSS VCCIO VCCIO VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
6
VCCIO VCCIO VCCIO VCCIO VCCIO VSS VSS
SB_DQ[
12]
SB_DQ[
8]
SB_DQ
S#[1]
SB_DQ[
15]
SB_DQ[
11]
VSS
SB_DQ
S#[3]
SB_DQ[
28]
SB_DQ[
29]
SB_DQ[
24]
SB_DQ[
25]
7
VCCSA VCCIO VSS VCCIO VCCIO VSS VSS
SB_DQ[
13]
SB_DQ[
9]
SB_DQ
S[1]
SB_DQ[
14]
SB_DQ[
10]
VSS
SB_DQ
S[3]
SB_DQ[
27]
SB_DQ[
26]
SB_DQ[
31]
SB_DQ[
30]
8
VSS VCCSA VCCSA VCCSA VCCIO VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
9
VCCIO VSS VSS VCCIO VCCIO VCCIO VSS
SA_DQ[
20]
SA_DQ[
16]
SA_DQ
S#[2]
SA_DQ[
22]
SA_DQ[
18]
VSS
SA_DQ
S#[3]
SA_DQ[
28]
SA_DQ[
29]
SA_DQ[
24]
SA_DQ[
25]
10
VCCSA VCCSA VSS VSS VCCIO VCCIO VSS
SA_DQ[
21]
SA_DQ[
17]
SA_DQ
S[2]
SA_DQ[
23]
SA_DQ[
19]
VSS
SA_DQ
S[3]
SA_DQ[
27]
SA_DQ[
26]
SA_DQ[
31]
SA_DQ[
30]
11
VCC VCC VCC VCCIO VCCIO VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
12
VSS VSS VSS VSS VCCIO VCCIO VSS
SB_ECC
_CB[4]
SB_ECC
_CB[0]
SB_DQ
S#[8]
SB_ECC
_CB[6]
SB_ECC
_CB[2]
VSS
SA_DQ
S#[8]
SA_ECC
_CB[4]
SA_ECC
_CB[5]
SA_ECC
_CB[0]
SA_ECC
_CB[1]
13
VCC VCC VCC VCCIO VCCIO VCCIO VSS
SB_ECC
_CB[5]
SB_ECC
_CB[1]
SB_DQ
S[8]
SB_ECC
_CB[7]
SB_ECC
_CB[3]
VSS
SA_DQ
S[8]
SA_ECC
_CB[3]
SA_ECC
_CB[2]
SA_ECC
_CB[7]
SA_ECC
_CB[6]
14
VCC VCC VCC VCCIO VCCIO VDDQ VDDQ VSS VSS VSS VSS VSS
SB_CKE
[0]
VSS VSS VSS VSS VSS
15
VSS VSS VSS VSS VCCIO VSS VDDQ
SB_CKE
[2]
SB_CKE
[1]
SB_BS[
2]
SB_MA[
15]
SB_DIM
M_VREF
DQ
SA_DIM
M_VREF
DQ
SA_CKE
[3]
SM_DR
AMRST
#
SM_VR
EF
SM_VR
EF
SB_CKE
[3]
16
VCC VCC VCC VCCIO VCCIO VDDQ VDDQ VDDQ VSS VDDQ VSS VDDQ VSS VDDQ VSS VDDQ VSS VDDQ
17
VCC VCC VCC VCCIO VCCIO VDDQ VDDQ RSVD_1
SB_MA[
11]
SB_MA[
6]
SB_MA[
8]
SA_CKE
[2]
SA_MA[
14]
SA_BS[
2]
SA_MA[
12]
SA_CKE
[1]
SA_CKE
[0]
SB_MA[
14]
18