Datasheet

Packaging and Signal Information
Intel
®
Xeon
®
Processor C5500/C3500 Series
Datasheet, Volume 1 February 2010
432 Order Number: 323103-001
AB
AA
Y
W
V
U
T
R
P
N
M
VSS VDDQ VSS VCC VSS VCC VSS VCC VSS VCC VSS VDDQ VSS VCC
L
DDRB
_MA[
3]
DDRC
_CKE
[3]
DDRC
_BA[
2]
DDRC
_MA[
8]
VDDQ
RSVD
_L23
DDRC
_CLK
_DP[
3]
DDRC
_CLK
_DN[
3]
DDRC
_CLK
_DP[
1]
VDDQ
DDRB
_CLK
_DN[
2]
DDRC
_CS[
6]#
DDRC
_ODT
[0]
RSVD
_L15
K
DDRB
_MA[
4]
VSS VDDQ
NC_K
25
RSVD
_K24
DDRC
_MA[
5]
DDRC
_MA[
6]
VDDQ
DDRC
_CLK
_DN[
1]
DDRA
_CLK
_DN[
0]
DDRB
_CLK
_DP[
2]
DDRC
_MA[
1]
VDDQ
RSVD
_K15
J
VDDQ
DDRB
_MA[
6]
DDRC
_CKE
[0]
DDRC
_PAR
_ERR
[1]#
DDRC
_MA[
7]
VDDQ
DDRC
_CLK
_DP[
0]
DDRC
_CLK
_DN[
0]
DDRC
_MA[
3]
DDRA
_CLK
_DP[
0]
VDDQ
DDRB
_MA[
2]
DDRB
_MA[
1]
DDRC
_CS[
7]#
H
DDRB
_CKE
[0]
DDRB
_BA[
2]
DDRB
_MA[
14]
VDDQ
DDRC
_MA[
14]
DDRC
_MA[
11]
DDRC
_MA[
9]
DDRC
_CLK
_DP[
2]
VDDQ
DDRB
_CLK
_DN[
3]
DDRB
_CLK
_DP[
3]
DDRC
_MA[
10]
DDRC
_CS[
3]#
VDDQ
G
VSS VDDQ
DDRC
_CKE
[1]
DDRC
_MA[
15]
DDRB
_MA[
9]
DDRC
_MA[
12]
VDDQ
DDRC
_CLK
_DN[
2]
DDRB
_CLK
_DN[
1]
DDRB
_CLK
_DP[
1]
DDRC
_MA[
2]
VDDQ
DDRC
_CS[
0]#
DDRA
_CS[
0]#
F
VSS
NC_F
27
DDRB
_MA[
15]
DDRB
_PAR
_ERR
[2]#
VDDQ
DDRC
_PAR
_ERR
[2]#
DDRB
_MA[
5]
DDRC
_PAR
_ERR
[0]#
DDRC
_MA[
4]
VDDQ
DDRA
_CLK
_DP[
2]
DDRC
_BA[
1]
DDRC
_CAS
#
DDRC
_MA[
13]
Table 151. Physical Layout, Center (Sheet 2 of 3)
28 27 26 25 24 23 22 21 20 19 18 17 16 15