Hub Datasheet

Ballout and Package Information
Intel
®
E7505 Chipset MCH Datasheet 203
NOTES:
1. Signals marked with an “*”
must have an accessible test
point if XOR testing is
implemented.
2. For AGP signals that have
different names between AGP
2.0 and AGP 3.0, the name
outside the parenthesis is the
AGP 2.0 signal name and the
name inside the parenthesis is
the AGP 3.0 signal name.
3. VCC is set at 1.2 V or 1.3V
depending on the part. Please
refer to the E7505 Specification
Update for more information
AK30 CB_B5
AK31 VCCDDR
AK32 DRCOMPVREF_H
AK33 DRCOMP_H
AL1 HI_B14
AL2 HI_B21
AL3 VSS
AL4 DQ_B62
AL5 DQS_B7
AL6 VSS
AL7 DQ_B57
AL8 DQ_B60
AL9 VSS
AL10 Reserved
AL11 DQ_B50
AL12 VSS
AL13 DQ_B48
AL14 DQ_B52
AL15 VSS
AL16 RAS_A#
AL17 DQ_B47
AL18 VSS
AL19 DQS_B14
AL20 DQ_B45
AL21 VSS
AL22 MA_B10
AL23 DQ_B35
AL24 VSS
AL25 DQS_B13
AL26 DQ_B32
AL27 VSS
AL28 CB_B6
AL29 CB_B2
AL30 VSS
AL31 VSS
AL32 VCCDDR
AL33 VSS
AM2 VSS
Table 7-2. MCH Ball List
by Ball Number
Ball # Signal Name
AM3 DQ_B63
AM4 DQ_B58
AM5 VCCDDR
AM6 DQ_B61
AM7 DQ_B56
AM8 VSS
AM9 MA_A13
AM10 DQ_B51
AM11 VCCDDR
AM12 DQS_B6
AM13 DQ_B49
AM14 VSS
AM15 WE_A#
AM16 RAS_B#
AM17 VCCDDR
AM18 DQ_B46
AM19 DQ_B41
AM20 VSS
AM21 VSS
AM22 MA_A10
AM23 VCCDDR
AM24 DQS_B4
AM25 DQ_B33
AM26 VSS
AM27 CMDCLK_B0#
AM28 CB_B3
AM29 VCCDDR
AM30 CB_B0
AM31 VCCDDR
AM32 VSS
AN3 DQ_B59
AN4 VSS
AN5 DQS_B16
AN6 VSS
AN7 VSS
AN8 MA_B13
AN9 DQ_B55
AN10 VSS
Table 7-2. MCH Ball List
by Ball Number
Ball # Signal Name
AN11 DQ_B54
AN12 DQ_B53
AN13 VSS
AN14 CAS_A#
AN15 WE_B#
AN16 VSS
AN17 VSS
AN18 DQ_B42
AN19 VSS
AN20 DQ_B44
AN21 DQ_B40
AN22 VSS
AN23 MA_B0
AN24 DQ_B34
AN25 VSS
AN26 DQ_B36
AN27 CMDCLK_B0
AN28 VSS
AN29 DQS_B17
AN30 CB_B1
AN31 VSS
Table 7-2. MCH Ball List
by Ball Number
Ball # Signal Name