Datasheet

Table of Contents
MC68HC908QY4MC68HC908QT4MC68HC908QY2MC68HC908QT2MC68HC908QY1MC68HC908QT1
MOTOROLA Table of Contents 15
NON-DISCLOSURE AGREEMENT REQUIRED
Section 16. Low-Voltage Inhibit (LVI)
16.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .195
16.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .195
16.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
16.4 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
16.4.1 Polled LVI Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . .197
16.4.2 Forced Reset Operation. . . . . . . . . . . . . . . . . . . . . . . . . . .198
16.4.3 Voltage Hysteresis Protection . . . . . . . . . . . . . . . . . . . . . .198
16.4.4 LVI Trip Selection. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .198
16.5 LVI Status Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .199
16.6 LVI Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
16.7 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
16.7.1 Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
16.7.2 Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
Section 17. Break Module (BREAK)
17.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .201
17.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .201
17.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .202
17.4 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .202
17.4.1 Flag Protection During Break Interrupts. . . . . . . . . . . . . . .204
17.4.2 CPU During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . .204
17.4.3 TIM During Break Interrupts. . . . . . . . . . . . . . . . . . . . . . . .204
17.4.4 COP During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . .204
17.5 Break Module Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .205
17.5.1 Break Status and Control Register. . . . . . . . . . . . . . . . . . .205
17.5.2 Break Address Registers . . . . . . . . . . . . . . . . . . . . . . . . . .206
17.5.3 Break Auxiliary Register. . . . . . . . . . . . . . . . . . . . . . . . . . .207
17.5.4 Break Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .208
17.5.5 Break Flag Control Register . . . . . . . . . . . . . . . . . . . . . . .209
17.6 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .209