Hardware manual
7
Table1: CAS2 Operations on the Various Busses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Table2: Usable Bandwidth of the RAM. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Table3: 15-Pin VGA Connector (MONITOR PORT X1201) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Table4: 6-Pin Miniature Circular (mini-DIN) Connector
(KEYBOARD X2)19
Table5: 6-Pin Telephone Jack Connector CHAN.1
(MOUSE/RS232 PORT X1202)19
Table6: 15-Pin AUI Connector (ETHERNET X801) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Table7: Pin Assignment of VMEbus Connector (X101) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Table8: Pin Assignment of Connector X102 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Table9: Pin Assignment of the 32-bit LEB (X201) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Table10: Pin Assignment of 32-Bit Memory Module Connector (X202) . . . . . . . . . . . . . . . . . . . . . 24
Table11: 50-Pin I/O Connector X102 (on ADAP-200 and ADAP-220) . . . . . . . . . . . . . . . . . . . . . . 25
Table12: SCSI Connector 8-bit X103 (onADAP-200 and ADAP-220) . . . . . . . . . . . . . . . . . . . . . . 26
Table13: SCSI Connector 16-bit X107 (onADAP-220) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Table14: Default Settings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table15: J1201 (Digclk Invertion) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Table16: J1202 (Enable TTL Video Outputs) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Table17: J1401 (Watchdog Period) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Table19: J1605 (Pin1 Connection of EPROM). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Table20: J1702 (EEPROM Write Enable) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Table21: J1703 (VMEbus Interrupts for Secondary CPU) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Table22: Hex Switch S901 (VMEbus Slave Address). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Table23: Hex Switch S902 (Hardware Configuration) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Table25: Address Assignment of EUROCOM-27 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Table26: Local I/O Address Assignment for EUROCOM-27 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
Table27: Slave Base Address Register and Slave Mask Register Layout . . . . . . . . . . . . . . . . . . . . . 47
Table28: Enable Slave Register Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Table29: Intercommunication Register Location on VMEbus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Table30: Video Address Map. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Table31: Register of Bt445. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Table32: Register of Address and Sync Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
Table33: Screen Resolutions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Table34: Ethernet Controller Address Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table35: Address Assignment of the CIOs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Table36: SCIO, UCIO Interrupt Level Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Table37: Interrupt Level Assignment for SCIO, UCIO and FR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Table38: Time Constant Values for MPC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Table39: Address Assignment of Watchdog Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Table40: Address Assignment of Keyboard Controller Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Table41: Keyboard Control/Status Register CSR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
Table42: Register Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
Table43: Address Assignment of SRAM/RTC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Table44: Address Assignment of the Real-Time Clock. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75