User's Manual

Table Of Contents
S3C2450X RISC MICROPROCESSOR MOBILE DRAM CONTROLLER
6-5
3.2.2 Mobile DDR (and DDR2) Memory Interface Examples
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A14
A15
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
BA0
BA1
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
LDQM
UDQM
DQS0
DQS1
DQM0
DQM1
DQS0
DQS1
SCKE
SCLK
SCLKn
CKE
CK
nCK
nSCS0
nSRASn
SCASn
WE
nSCS
nSRAS
nSCAS
nWE
Figure 6-4. Memory Interface with 16-bit Mobile DDR and DDR2