Reference Guide
Tabla 10. Campos y descripción
Campo Descripción
Estado Notifica si una caché específica del procesador está activada o desactivada.
Nivel Se refiere a una caché principal o secundaria. La caché de nivel principal es un
banco de memoria creado dentro del procesador. La caché de nivel secundario es
un área de almacenamiento provisional que suministra a la caché principal. Una
caché de nivel secundario se crea dentro del procesador o reside en un conjunto
de chips de memoria fuera del procesador. La caché interna del procesador se
denomina nivel 1 (o N1). La caché N2 es la caché externa de un sistema con un
procesador Intel Pentium y es el segundo nivel de la caché a la que se accede.
Los nombres N1 y N2 no indican dónde se ubica físicamente la caché (interna o
externa), pero describe cuál es la caché a la que se accede en primer lugar (N1,
por lo tanto interna).
Velocidad Se refiere a la velocidad a la que la caché puede enviar datos desde la memoria
principal al procesador.
Tamaño máximo Cantidad máxima de memoria que la caché puede almacenar en kilobytes.
Tamaño instalado Tamaño real de la caché.
Tipo Indica si la caché es principal o secundaria.
Ubicación Es la ubicación de la caché en el procesador o en un conjunto de chips fuera del
procesador.
Política de escritura
Describe cómo la caché actúa con un ciclo de escritura. En una política de
escritura no simultánea, la caché actúa como un búfer. Cuando el procesador
inicia un ciclo de escritura, la caché recibe los datos y detiene el ciclo. La caché
luego escribe los datos nuevamente en la memoria principal cuando el bus del
sistema está disponible.
En una política de escritura simultánea, el procesador escribe simultáneamente la
caché en la memoria principal. El ciclo de escritura no se completa hasta tanto los
datos se almacenen en la memoria principal.
Asociatividad
Se refiere a la forma en que el contenido de la memoria principal se almacena en
la caché.
• Una caché totalmente asociativa permite que cualquier línea de la
memoria principal se almacene en cualquier ubicación en la caché.
• Una caché asociativa en conjunto de vías
n
asigna directamente líneas
n
específicas de memoria a las mismas líneas
n
de caché. Por ejemplo, la
línea 0 de cualquier página en la memoria se almacena en la línea 0 de la
memoria caché.
Tipo admitido de dispositivo
caché
Tipo de memoria de acceso aleatorio estática (SRAM) que puede admitir el
dispositivo.
Tipo actual de dispositivo caché Tipo de SRAM actualmente instalada que admite la caché.
Nombre impreso en serigrafía del
nombre de socket externo
Nombre impreso en la placa del sistema junto al socket.
Tipo de corrección de error Identifica el tipo de verificación y corrección de errores (ECC) que esta memoria
puede efectuar. Los ejemplos son ECC corregibles o ECC incorregibles.
39