Reference Guide
Tabla 4-7.omconfigchassisleds/omconfigmainsystemleds
omconfig chassis memorymode/omconfig mainsystem memorymode
Utilice el comando omconfig chassis memorymode u omconfig mainsystem memorymode para especificar el modo de redundancia que desea utilizar para la
memoria del sistema en caso de errores de memoria.
Lamemoriaredundanteactivaelsistemaparacambiaraotrosmódulosdememoriadisponiblessisedetectanerroresinaceptablesenlosmódulosqueel
sistemaestáusandoenesemomento.Elcomandoomconfig chassis memorymode u omconfig mainsystem memorymode le permite desactivar la
redundancia;aldesactivarlaredundancia,seindicaalsistemaquenocambieaotrosmódulosdememoriadisponiblescuandoelmóduloqueelsistemaestá
utilizandocomienzaaencontrarerrores.Paraactivarlaredundancia,escojaentreduplicación,raidydddc.
Elmododerepuestodesactivaunbancodelamemoriadelsistemaenelquesedetectóunsucesodememoriacorregible,activaelbancoderepuestoycopia
todoslosdatosdelbancooriginalenelbancoderepuesto.Elbancoderepuestorequiereporlomenostresbancosdememoriaidéntica;elsistemaoperativo
no reconoce el banco de repuesto.
Elmododereflejocambiaaunacopiaredundantedelamemoriacuandosedetectaunsucesodememorianocorregible.Despuésdecambiaralamemoria
reflejada, el sistema no regresa de nuevo a la memoria del sistema original hasta el siguiente reinicio. En este modo, el sistema operativo no reconoce la
mitad de la memoria del sistema instalada.
ElmodoRAIDproporcionaunniveladicionaldecomprobacióndememoriayderecuperacióndeerroresacostadeunpocodecapacidaddememoria.
Elmododddcactivalacorreccióndedatosdeldispositivodoble.Deestamanera,seaseguraladisponibilidaddelosdatostraselfallodeldiscodurodelax4
DRAM.
La tabla4-8muestralosparámetrosválidosparaelcomando.
Tabla 4-8. omconfig chassis memorymode/omconfig mainsystem memorymode
omconfig chassis pwrmanagement/omconfig mainsystem pwrmanagement
Utilice los comandos omconfig chassis pwrmanagement u omconfig mainsystem pwrmanagement para configurarellímitedelaalimentaciónyadministrar
losperfilesquecontrolanelusodelaalimentación.
Par 1
nombre=valor
Par 2 nombre=valor
Descripción
index=<n>
ND
NúmerodelchasisenelqueresideelLED(elvalorpredeterminadoeschasis0,elchasisdelsistemaprincipal).
led=fault
severity=warning |
critical
HacequeelLEDparpadeecuandoseproduceunsucesodeadvertenciaounsucesocrítico.
led=hdfault
action=clear
Vuelveaestablecerelnúmerodefallosdelaunidaddediscoduroencero(0).
led=identify
flash=off | on
time-out=<n>
EnciendeoapagaelLEDdeidentificacióndelchasis.EstableceelvalordetiempodeesperaparaqueelLED
parpadee durante los segundos indicados.
Par 1 nombre=valor
Descripción
index=<n>
Númerodelchasisdonderesideelmódulodememoria(elvalorpredeterminadoeschasis0,elchasisdelsistemaprincipal).
redundancy=spare | mirror |
disabled | raid5 | dddc
Spare:desactivaelmódulodememoriaquetieneunsucesodememoriacorregibleycopialainformacióndelmódulofallidoa
un banco de repuesto.
Mirror:cambialossistemasaunacopiareflejadadelamemoriasielmódulofallidotieneunsucesodememorianocorregible.
En modo mirror,elsistemaoperativonovuelvealmódulooriginalsinohastaqueelsistemasereinicia.
Disabled:indicaqueelsistemanodebeusarotrosmódulosdememoriadisponiblessisedetectansucesosdememoriano
corregibles.
raid5: métododeconfiguracióndememoriadelsistema.TieneunalógicasimilaraladelmodoRAID5queseusaenlos
sistemasdealmacenamientoendiscoduro.Estemododememoriaproporcionaunniveladicionaldecomprobaciónde
memoriayderecuperacióndeerroresacostadealgodecapacidaddememoria.ElmodoRAIDadmitidoeselseccionamiento
de RAID nivel 5 con paridad rotatoria.
dddc: elmododddcactivalacorreccióndedatosdeldispositivodoble.Deestamanera,seaseguraladisponibilidaddelos
datos tras el fallo del disco duro de la x4 DRAM.
opmode=mirror | optimizer |
advecc
Mirror:cambialossistemasaunacopiareflejadadelamemoriasielmóduloquehafalladotieneunsucesodememoriano
corregible. En modo de reflejo,elsistemaoperativonoregresaalmódulooriginalsinohastaqueelsistemasereinicia.
Optimizer: activa los controladores de la DRAM para que operen de forma independiente en modo de 64 bits y proporcionen
un rendimiento optimizado de la memoria.
Advanced ECC (advecc): permite que los dos controladores DRAM se combinen en modo de 128 bits y proporcionen una
fiabilidad optimizada. La memoria que los controladores no puedan usar en equipo no se notifica al sistema operativo.