Reference Guide
ServerAdministratoraffichelespropriétésd'unprocesseurspécifique.
Leschampssuivantssontdéfinispourlescapacitésd'unmicroprocesseurparticulier.
Pour une processeur Intel
l Prise en charge 64 bits
l Hyperthreading (HT)
l Technologie de virtualisation (VT)
l Commutationàlademande(DBS)
l Exécutiondeladésactivation(XD)
Pour un processeur AMD
l Prise en charge 64 bits
l AMD-V™
l AMDPowerNow!™
l Pasd'exécution(NX)
Leschampssuivantssontdéfinispouruncacheprésentsurunmicroprocesseurparticulier.Silecacheestintégréauprocesseur,leschampsn'apparaissent
pasdanslecompterenduducache:
l Vitesse
l Type de dispositif de cache pris en charge
l Typededispositifdecacheprésent
l Nom du logement externe
Champsrapportéspourchacundescachesd'unprocesseurparticulier
Leschampssuivantss'affichentpourchaquecached'unprocesseurparticulier:
l Conditionindiquesiuncacheparticulierduprocesseurestactivéoudésactivé.
l Niveaufaitréférenceaucacheprincipalousecondaire.Lecachedeniveauprincipalestunbancdemémoireintégréauprocesseur.Lecachedeniveau
secondaireestunezoneintermédiairequialimentelecacheprincipal.Uncachedeniveausecondairepeutêtreintégréauprocesseurousetrouversur
unepucedemémoireendehorsduprocesseur.LecacheinterneduprocesseurestappeléL1(Level1,pourniveau1).LecacheL2estlecacheexterne
dansunsystèmedotéd'unprocesseurIntelPentiumetestlesecondniveaudecacheaccédé.LesnomsL1etL2n'indiquentpasoùlecachesesitue
physiquement(interneouexterne),maisdécritquelestlecacheaccédéenpremier(L1,doncinterne).
l Vitessefaitréférenceaudébitauquellecachepeuttransférerdesdonnéesdelamémoireprincipaleauprocesseur.
l Taille maximalecorrespondàlaquantitémaximaledemémoire,enkilo-octets, que le cache peut contenir.
l Tailleinstalléecorrespondàlatailleréelleducache.
l Type indique si le cache est principal ou secondaire.
l Emplacementcorrespondàl'emplacementducachesurleprocesseurousurunepuceendehorsduprocesseur.
Règlesd'écrituredécritcommentlecachetraiteuncycled'écriture.Avecunerègled'écrituredifférée,lecacheagitcommeuntampon.Quandleprocesseur
lanceuncycled'écriture,lecachereçoitlesdonnéesetarrêtelecycle.Ensuite,lecacheréécritlesdonnéesdanslamémoireprincipalequandlebussystème
est disponible.
Avecunerègled'écritureimmédiate,leprocesseurécritsurlamémoireprincipaleenpassantparlecache.Lecycled'écritureneseterminequelorsqueles
donnéessontstockéesdanslamémoireprincipale.
Associativitéfaitréférenceàlafaçondontlecontenudelamémoireprincipaleeststockésurlecache.
l Uncacheàpleineassociativitépermetdestockern'importequellelignedelamémoireprincipaledansn'importequelemplacementducache.
l Uncacheassociatifà4directionsfaitcorrespondredirectementquatrelignesdemémoirespécifiquesauxquatremêmelignesducache.
l Uncacheassociatifà3directionsfaitcorrespondredirectementtroislignesdemémoirespécifiquesauxtroismêmelignesducache.
l Uncacheassociatifà2directionsfaitcorrespondredirectementdeuxlignesdemémoirespécifiquesauxdeuxmêmelignesducache.
l Uncacheassociatifà1directionfaitcorrespondredirectementunelignedemémoirespécifiqueàlamêmeligneducache.
Parexemple,laligne0den'importequellepageenmémoiredoitêtrestockéesurlaligne0delamémoirecache.
Type de dispositif de cache pris en chargecorrespondautypedemémoirevivestatique(SRAM)quelepériphériquepeutprendreencharge.
TypededispositifdecacheprésentcorrespondautypedelaSRAMprésentepriseenchargeparlecache.
Nomimprimésurlelogementexterneestlenomimprimésurlacartesystèmeàcôtédulogement.
Type de correction d'erreuridentifieletypedevérificationetcorrectiond'erreurs(ECC)quecettemémoirepeuteffectuer.Lesexemplescorrespondentàdes
ECCpouvantêtrecorrigéesouàdesECCnepouvantpasêtrecorrigées.
Cecompterendumontrelesinformationssurchacundescachesprésentssurlemicroprocesseur.
omreport chassis pwrmanagement/omreport mainsystem pwrmanagement