Owners Manual

Mode de fonctionnement de la mémoire Description
REMARQUE : La mémoire de réserve n'ore aucune
protection contre une erreur non corrigeable sur plusieurs
bits.
Mode Dell résistant aux pannes Si le Dell Fault Resilient Mode (Mode Dell résistant aux pannes)
estr activé, le BIOS crée une zone de mémoire résistante aux
pannes. Ce mode peut être utilisé par un système d’exploitation qui
prend en charge la fonctionnalité permettant de charger des
applications critiques ou d’activer le kernel du système d’exploitation
pour optimiser la disponibilité du système.
Mode Optimiseur
Ce mode prend en charge la correction SDDC (Single Device Data Correction) uniquement pour les barrettes de mémoire qui utilisent une
largeur de périphérique x4 et qui n’imposent aucune exigence spéciale relative au remplissage de logements.
Double processeur : remplissez les logements par séquence de permutation circulaire en commençant par le processeur 1.
REMARQUE : Le remplissage du processeur 1 et celui du processeur 2 devraient correspondre l’un à l’autre.
Tableau 28. Règles d’installation de mémoire
Processeur Conguration Population de la mémoire Informations sur l’installation de
mémoire
Monoprocesseur Ordre de remplissage Optimiseur
(canal indépendant)
1, 2, 3, 4, 5, 6, 7, 8 Quantité impaire de barrettes DIMM
par processeur autorisée.
Mise en miroir de l’ordre de
remplissage
{1, 2, 3, 4, 5, 6} La mise en miroir est prise en charge
avec 6 barrettes DIMM par
processeur
Ordre de remplissage réserve à une
seule rangée
1, 2, 3, 4, 5, 6, 7, 8 Remplissez dans cet ordre, quantité
impaire par processeur autorisée.
Requiert l'utilisation d’au moins deux
rangées par canal.
Ordre de remplissage réserve à
plusieurs rangées
1, 2, 3, 4, 5, 6, 7, 8 Remplissez dans cet ordre, quantité
impaire par processeur autorisée.
Requiert l'utilisation d’au moins trois
rangées par canal.
Ordre de remplissage résistant aux
pannes
{1, 2, 3, 4, 5, 6} Pris en charge avec 6 barrettes DIMM
par processeur.
Processeur double
(commencez par le
processeur 1. Le
remplissage du
processeur 1 et celui du
processeur 2 doivent
correspondre.)
Ordre de remplissage optimisé
(canal indépendant)
A{1}, B{1}, A{2}, B{2}, A{3}, B{3}
Quantité impaire de barrettes DIMM
par processeur autorisée.
Mise en miroir de l’ordre de
remplissage
A{1,2,3,4,5,6},
B{1,2,3,4,5,6}
La mise en miroir est prise en charge
avec 6 barrettes DIMM par
processeur.
Ordre de remplissage réserve à une
seule rangée
A{1}, B{1}, A{2}, B{2}, A{3}, B{3}
Remplissez dans cet ordre, quantité
impaire par processeur autorisée.
Requiert l'utilisation d’au moins deux
rangées par canal.
64 Installation et retrait des composants du système