Owners Manual

Table Of Contents
Lorsque la mémoire de réserve à rangée simple est activée, la mémoire système disponible pour le système d’exploitation est réduite d’une
rangée par canal. Par exemple, pour une configuration bi-processeur avec vingt-quatre barrettes de mémoire à double rangée 16 Go, la
mémoire système disponible est : 3/4 (rangées/canal) × 24 (barrettes de mémoire) × 16 Go = 288 Go, et non 24 (barrettes de mémoire)
× 16 Go = 384 Go. Ce calcul change en fonction de la réserve, à rangée unique ou multiples. Pour la réserve à rangées multiples, le
multiplicateur passe à 1/2 (rangées/canal).
REMARQUE : La mémoire de réserve n'offre aucune protection contre une erreur non corrigeable sur plusieurs bits.
Mise en miroir de la mémoire
La mise en miroir de la mémoire offre le mode le plus fiable pour les barrettes de mémoire. En effet, il offre une protection contre les
incidents non corrigeables sur plusieurs bits. Dans une configuration mise en miroir, la mémoire système totale disponible correspond à
la moitié du total de la mémoire physique installée. La moitié de la mémoire installée est utilisée pour mettre en miroir les barrettes de
mémoire actives. Dans le cas d’une erreur non corrigeable, le système bascule sur la copie mise en miroir. Cela garantit la correction SDDC
et la protection sur plusieurs bits.
Les consignes d’installation des barrettes de mémoire sont les suivantes :
Les barrettes doivent être de taille, de vitesse et de technologie identiques.
Les barrettes de mémoire doivent être placées par jeux de 6 par CPU pour activer la mise en miroir de la mémoire.
Tableau 8. Règles d’installation de mémoire
Processeur Configuration Population de la mémoire Informations sur l’installation de
mémoire
Une UC Ordre de placement optimal (canal
indépendant)
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12 Remplir dans cet ordre, quantité
impaire autorisée.
Ordre de placement pour mise en
miroir
{1, 2, 3, 4, 5, 6}, {7, 8, 9, 10, 11,
12}
La mise en miroir est prise en charge
avec 6 ou 12 emplacements DIMM
par CPU.
Ordre de placement rangée unique
avec rangée de secours
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12 Remplir dans cet ordre, quantité
impaire autorisée. Requiert l’utilisation
de deux rangées ou plus par canal.
Ordre de placement plusieurs
rangées avec rangées de secours
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12 Remplir dans cet ordre, quantité
impaire autorisée. Requiert trois
rangées ou plus par canal.
Ordre de placement résistant aux
défaillances
{1, 2, 3, 4, 5, 6}, {7, 8, 9, 10, 11,
12}
Pris en charge avec 6 ou 12
emplacements DIMM par CPU.
Double CPU (en
commençant par CPU1,
CPU1 et CPU2,
le placement doit
correspondre)
Ordre de placement optimisé
(canal indépendant)
C1{1}, C2{1}, C1{2}, C2{2},
C1{3}, C2{3}...
Quantité impaire de logements DIMM
par CPU autorisée.
Ordre de placement pour mise en
miroir
C1{1, 2, 3, 4, 5, 6}, C2{1, 2, 3, 4,
5, 6}, C1{7, 8, 9, 10, 11, 12}, C2{7,
8, 9, 10, 11, 12}
La mise en miroir est prise en charge
avec 6 ou 12 emplacements DIMM
par CPU.
Ordre de placement rangée unique
avec rangée de secours
C1{1}, C2{1}, C1{2}, C2{2},
C1{3}, C2{3}...
Remplir dans cet ordre, quantité
impaire par CPU autorisée. Requiert
l’utilisation de deux rangées ou plus
par canal.
Ordre de placement plusieurs
rangées avec rangées de secours
C1{1}, C2{1}, C1{2}, C2{2},
C1{3}, C2{3}, C1{4}, C2{4},
C1{5}, C2{5}...
Remplir dans cet ordre, quantité
impaire par CPU autorisée. Requiert
l’utilisation de trois rangées ou plus
par canal.
Ordre de placement résistant aux
défaillances
C1{1, 2, 3, 4, 5, 6}, C2{1, 2, 3, 4,
5, 6}, C1{7, 8, 9, 10, 11, 12}, C2{7,
8, 9, 10, 11, 12}
Pris en charge avec 6 ou 12
emplacements DIMM par CPU.
84 Installation et retrait des composants du système