Datasheet

DTM64307C
1GB - 240-Pin 1Rx8 Registered ECC DDR3 DIMM
Document 06537, Revision A, 7-May-09, Dataram Corporation © 2009 Page 3
DMR0
/TDQSR9
DQR[7:0]
/RS0
/DQSR0
DQSR0
DMR4
/TDQSR13
DQR[39:32]
/DQSR4
DQSR4
DMR1
/TDQSR10
DQR[15:8]
/DQSR1
DQSR1
DMR5
/TDQSR14
DQR[47:40]
/DQSR5
DQSR5
DMR2
/TDQSR11
DQR[23:16]
/DQSR2
DQSR2
DMR6
/TDQSR15
DQR[55:48]
/DQSR6
DQSR6
DMR3
/TDQSR12
DQR[31:24]
/DQSR3
DQSR3
DMR7
/TDQSR16
DQR[56:63]
/DQSR7
DQSR7
DMR8
/TDQSR17
CBR[7:0]
/DQSR8
DQSR8
DQR[63:0]
DQSR[17:0]
DQ[63:0]
DQS[17:0]
/DQSR[17:0]/DQS[17:0]
All 15 OHMS
CBR[7:0]CB[7:0]
DMR[8:0]DM[8:0]
All 240 OHMS
ZQ
SS
V
/LCLK0
LCLK0
100 nF
DD
V
All 39 OHMS
/RCLK0
RCLK0
100 nF
DD
V
All 39 OHMS
DD
Serial PD
All Devices
All SDRAMs
All Devices
DECOUPLING
All SDRAMs
SS
V
V
DDSPD
V
V
REF_DQ
V
REF_CA
All SDRAMs
V
TT
GLOBAL SDRAM CONNECTS
All 39 OHMS
BA[2:0]R
A[15:0]R
/RASR
/CASR
/WER
VTT
BA[2:0]R
A[15:0]R
BA[2:0]
A[15:0]
/RAS
/CAS
CKE0
/WE
TO SDRAMS
/RASR
/CASR
CKE0R
/WER
ODT0
/S0
/RS0
ODT0R
PAR_IN
/ERR_OUT
L,R(CLK)[1:0]
/L,R(CLK)[1:0]
All
22 OHMS
REG / PLL
SDRAMS
/RESET
CK0
/CK0
120
OHMS
/TDQSR[17:9]
/TDQS[17:9]
CKE0R
ODT0R
RS0
VTT
All 39 OHMS
SA2SA1SA0
SCL
TEMPERATURE MONITOR/
SERIAL PD
SDA
/EVENT
RANK 0
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
RANK 0
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS
I/O[7:0]
DQS
/DQS
DM
TDQS
NU
/TDQS
/CS