Datasheet
DTM63392B
1 GB - 128Mx72, 240-Pin Registered DDR2 DIMM with CMD/ADD Parity
Document 06929, Revision A, 3-Mar-09, Dataram Corporation © 2009 Page 3
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
DQR[15:8]
DQR[7:0]
DQR[23:16]
DQR[31:24]
CBR[7:0]
DQR[55:48]
DQR[47:40]
DQR[39:32]
/DQS9
/RS0
DM0/DQS9
DQS0
/DQS0
/DQS2
DQS2
DM2/DQS11
/DQS11
/DQS1
DQS1
DM1/DQS10
/DQS10
/DQS3
DQS3
DM3/DQS12
/DQS12
/DQS8
DQS8
DM8/DQS17
/DQS17
/DQS7
DQS7
DM7/DQS16
/DQS16
/DQS6
DQS6
DM6/DQS15
/DQS15
/DQS5
DQS5
DM5/DQS14
/DQS14
/DQS4
DQS4
DM4/DQS13
/DQS13
Register
/S0
BA[2:0]
A[15:0]
/RAS
/CAS
/WE
CKE0
PCLK7
/PCLK7
RODT0
RCKE0
/RWE
/RCAS
/RRAS
RA[15:0]
RBA[2:0]
/RS0
All SDRAMs
All SDRAMs
All SDRAMs
All SDRAMs
All SDRAMs
1:1
All SDRAMs
All SDRAMs
All SDRAMs
PLL
CK0
/CK0
/RESET
PCK0-6, 8, 9 to CK on SDRAMs.
/PCK0-6, 8, 9 to /CK on SDRAMs.
PCK7 to CK at Register.
/PCK7 to /CK at Register.
DQR[63:56]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/DQS
DQS
/CS
DM/
RDQS
/RDQS
NU/
I/O [7:0]
/RESET
ODT0
PAR_IN
/ERR_OUT
VDDSPD
VDD
VREF
VSS
Serial SPD
All SDRAMs
All SDRAMs
All SDRAMs
1. Unless otherwise noted, resistor values are 22 ohms +/- 5%.
DQ[63:0]
CB[7:0]
DQS[17:0]
/DQS[17:0] /DQSR[17:0]
DQSR[17:0]
CBR[7:0]
DQR[63:0]
Serial SPD
WP
SCL SDA
SA0 SA1 SA2










