Datasheet

DTM63352B
2 GB - 240-Pin Registered ECC DDR2 DIMM with CMD/ADD Parity
Document 06555, Revision A, 16-Jul-2009, Dataram Corporation © 2009 Page 3
CS
I/O[3:0]
/DQS DQS /CS DM
DQS0
/DQS0
DQR[3:0]
VSS
/RS0
CS
I/O[3:0]
DQS1
/DQS1
DQR[11:8]
CS
I/O[3:0]
DQS2
/DQS2
DQR[19:16]
CS
I/O[3:0]
DQS3
/DQS3
DQR[27:24]
CS
I/O[3:0]
DQS4
/DQS4
DQR[35:32]
CS
I/O[3:0]
DQS5
/DQS5
DQR[43:40]
CS
I/O[3:0]
DQS6
/DQS6
DQR[51:48]
CS
I/O[3:0]
DQS7
/DQS7
DQR[59:56]
CS
I/O[3:0]
DQS8
/DQS8
CBR[3:0]
CS
I/O[3:0]
DQS9
/DQS9
DQR[7:4]
CS
I/O[3:0]
DQS10
/DQS10
DQR[15:12]
CS
I/O[3:0]
DQS11
/DQS11
DQR[23:20]
CS
I/O[3:0]
DQS12
/DQS12
DQR[31:28]
CS
I/O[3:0]
DQS13
/DQS13
DQR[39:36]
I/O[3:0]
DQS14
/DQS14
DQR[47:44]
I/O[3:0]
DQS15
/DQS15
DQR[55:52]
CS
I/O[3:0]
DQS16
/DQS16
DQR[63:60]
CS
I/O[3:0]
DQS17
/DQS17
CBR[7:4]
SA2SA1SA0
SCL
SDA
SERIAL PD
WP
V
Notes:
1. Unless otherwise noted, resistor values are 22 Ohms ±5%
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
/S1
BA0-BA2
A0-A15
/RAS
/CAS
CKE0
/WE
/RESET
REGISTERS
PCK7
/PCK7
ODT0
/RST
/S0
CKE1
ODT1
/RS0
All SDRAMs
RBA0-RBA1
All SDRAMs
RA0-RA13
All SDRAMs
/RRAS All SDRAMs
/RCAS All SDRAMs
RCKE0 All SDRAMs
RODT0
All SDRAMs
/RWE All SDRAMs
Signals for Address and Command Parity Function
C0
C1
PAR_IN
Register A
PPO
/QERR
C0
C1
PAR_IN
Register B
PPO
/QERR
V
SS
V
DD
PAR_In
V
DD
V
DD
/Err_Out
OE
CK0
/CK0
/RESET
PCK0-PCK6,PCK8,PCK9 to SDRAMS
/PCK0-/PCK6,/PCK8,/PCK9 to SDRAMS
PCK7
/PCK7
P
L
L
to Registers
to Registers
DQ[63:00]
DQR[63:00]
CB[7:0]
CBR[7:0]
DQS[17:00] DQSR[17:00]
/DQS[17:00] /DQSR[17:00]
SS
V
All SDRAMs
All SDRAMs
All SDRAMs
DECOUPLING
DD
V
REF
V
Serial PD
DDSPD