Datasheet
DTM63323
1 GB - 128Mx64, 240-Pin Unbuffered DDR2 DIMM
Document 06813, Revision F, 07-JAN-10, Dataram Corporation © 2010 Page 3
CS
I/O[7:0]
/DQS DQS /CS DM
DQSR0
/DQSR0
DQR[39:32]
CS
I/O[7:0]
DQSR1
/DQSR1
DQR[15:8]
CS
I/O[7:0]
DQSR2
/DQSR2
DQR[23:16]
CS
I/O[7:0]
DQSR3
/DQSR3
DQR[31:24]
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
CS
I/O[7:0]
/DQS DQS /CS DM
CS
I/O[7:0]
CS
I/O[7:0]
CS
I/O[7:0]
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
DMR1
DMR2
DMR3
DMR0
/S0
CS
I/O[7:0]
/DQS DQS /CS DM
DQSR4
/DQSR4
CS
I/O[7:0]
DQSR5
/DQSR5
CS
I/O[7:0]
DQSR6
/DQSR6
CS
I/O[7:0]
DQSR7
/DQSR7
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
CS
I/O[7:0]
/DQS DQS /CS DM
CS
I/O[7:0]
CS
I/O[7:0]
CS
I/O[7:0]
/DQS DQS /CS DM
/DQS DQS /CS DM
/DQS DQS /CS DM
DMR4
/S1
DQR[47:40]
DQR[55:48]
DQR[63:56]
DMR5
DMR6
DMR7
GLOBAL SDRAM CONNECTS
BA[1:0]
A
[13:0]
/RAS
/CAS
/WE
BA[1:0]R
A
[13:0]R
/RASR
/CASR
CKE0
/WER
/CK0
CK0
/CK1
CK1
/CK2
CK2
SDRAM X 4
SDRAM X 6
SDRAM X 6
DQR[63:0]
DQRS[7:0]
DQ[63:0]
DQS[7:0]
DD
DDSPD
SS
V
V
Serial PD
A
ll Devices
A
ll SDRAMs
A
ll Devices
DECOUPLING
V
REF
SA2
SA1
SA0
SCL
SDA
SERIAL PD
/DQRS[7:0]
/DQS[7:0]
DMR[7:0]
DM[7:0]
25 pF
CKE0
25 pF
CKE1
CKE1
25 pF
ODT0
ODT0
25 pF
ODT1
ODT1
67 OHMS
67 OHMS
67 OHMS
2 pF
V
DQR[7:0]